參數(shù)資料
型號: CY39200V208-181NTC
廠商: CYPRESS SEMICONDUCTOR CORP
元件分類: PLD
英文描述: CPLDs at FPGA Densities
中文描述: LOADABLE PLD, 8.5 ns, PQFP208
封裝: 28 X 28 MM, 0.50 MM PITCH, PLASTIC, EQFP-208
文件頁數(shù): 47/86頁
文件大?。?/td> 1212K
代理商: CY39200V208-181NTC
Delta39K ISR
CPLD Family
Document #: 38-03039 Rev. *H
Page 47 of 86
12
13
14
15
16
17
18
19
20
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO0
IO/V
REF0
IO0
IO0
IO0
V
CCIO0
IO0
IO0
V
CC
GND
NC
NC
IO/V
REF0
V
CCIO0
V
CCIO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCIO1
GND
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
GND
IO1
IO/V
REF1
IO1
IO1
V
CCCNFG
Data
Config_Done
Reset
IO/V
REF0
IO0
IO0
IO0
V
CCIO0
IO0
IO0
V
CC
GND
NC
NC
IO/V
REF0
V
CCIO0
V
CCIO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCIO1
GND
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
GND
IO1
IO/V
REF1
IO1
IO1
V
CCCNFG
Data
Config_Done
Reset
IO/V
REF0
IO0
IO0
IO0
V
CCIO0
IO0
IO0
V
CC
GND
V
CC
GND
IO/V
REF0
V
CCIO0
V
CCIO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCIO1
GND
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
GND
IO1
IO/V
REF1
IO1
IO1
V
CCCNFG
Data
Config_Done
Reset
IO/V
REF0
IO0
IO0
IO0
V
CCIO0
IO0
IO0
V
CC
GND
V
CC
GND
IO/V
REF0
V
CCIO0
V
CCIO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCIO1
GND
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
GND
IO1
IO/V
REF1
IO1
IO1
V
CCCNFG
Data
Config_Done
Reset
IO/V
REF0
IO0
IO0
IO0
V
CCIO0
IO0
IO0
V
CC
GND
V
CC
GND
IO/V
REF0
V
CCIO0
V
CCIO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCIO1
GND
IO1
IO1
IO1
IO/V
REF1
IO1
IO1
IO1
IO1
V
CCPRG
V
CCIO1
GND
IO1
IO/V
REF1
IO1
IO1
V
CCCNFG
Data
Config_Done
Reset
21
[19]
22
[19]
23
24
25
26
27
[19]
28
29
30
[19]
31
[19]
32
[19]
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
Table 11. 208 EQFP/PQFP Pin Table
(continued)
Pin
CY39030
CY39050
CY39100
CY39165
CY39200
相關PDF資料
PDF描述
CY39200V208-181NTI CPLDs at FPGA Densities
CY39200V208-200BBC CPLDs at FPGA Densities
CY39200V208-200BBI CPLDs at FPGA Densities
CY39200V208-200BGC CPLDs at FPGA Densities
CY39200Z208-125MGI CPLDs at FPGA Densities
相關代理商/技術參數(shù)
參數(shù)描述
CY39200V208-181NTI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V208-181NTXC 功能描述:IC CPLD 200K GATE 208BQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:Delta 39K™ ISR™ 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
CY39200V208-200BBC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V208-200BBI 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities
CY39200V208-200BGC 制造商:CYPRESS 制造商全稱:Cypress Semiconductor 功能描述:CPLDs at FPGA Densities