參數(shù)資料
型號(hào): C3ENPA1-DS
英文描述: 5.0 or 3.3V, 256Kbit (32Kbit x 8) ZEROPOWER® SRAM
中文描述: ? - 3E的網(wǎng)絡(luò)處理器的數(shù)據(jù)資料硅修訂格A1
文件頁(yè)數(shù): 53/114頁(yè)
文件大小: 1893K
代理商: C3ENPA1-DS
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)當(dāng)前第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)
Pin Descriptions Grouped by Function
53
MOTOROLA GENERAL BUSINESS INFORMATION
C3ENPA1-DS/D REV 03
TLU SRAM Interface
Signals
The TLU SRAM interface supports up to 128MBytes of SRAM at frequencies to 125MHz
using LVTTL signaling levels (in single bank-mode only) and SRAM technologies up to
64Mbits. The TLU SRAM interface signals are described in
Table 23
.
Table 23
TLU SRAM Interface Signals
SIGNAL NAME
PIN #
TOTAL
TYPE
I/O
SIGNAL DESCRIPTION
TD0 - TD63
F3, F4, F5, F6, F7, F8, G1, G3, G4, G5, G7, G8, H1, H2,
H3, H5, H6, H7, H8, J1, J2, J3, J5, J6, J7, J8, K1, K3,
K4, K5, K7, K8, L1, L2, L3, L4, L5, L6, L7, L8, M1, M2,
M3, M5, M6, M7, M8, N1, N2, N3, N4, N5, N6, N7,
N8, P1, P3, P4, P5, P7, P8, R1, R2, R3
64
LVTTL
I
PD
/O TLU Memory Data
TA0 - TA21
U2, U3, U4, U5, U6, U7, U8, V1, V3, V4, V5, V7, V8,
W1, W2, W3, W5, W6, W7, W8, Y1, Y2
22
LVTTL
O
PD
TLU Memory Address
TPAR0 - TPAR3
T1, T2, T3, T5
4
LVTTL
I
PD
/O Word Data Parity (i.e. TPAR0 across
TD15:0)
TCE0X - TCE3X
T6, T7, T8, U1
4
LVTTL
O
PD
O
PD
I
PD
TLU Memory Chip Enable
TWE0X - TWE3X
R5, R6, R7, R8
4
LVTTL
TLU Memory Write Enable
TCLKI
R4
1
LVTTL
TLU Clock Input
TOTAL PINS
99
F
n
.
相關(guān)PDF資料
PDF描述
C3ENPB0-DS 4 Mbit (512 Kbit x 8) ZEROPOWER® SRAM
C3F189AD 4 Mbit (512 Kbit x 8) ZEROPOWER® SRAM
C3GD 5V, 64Kbit (8Kbit x 8) ZEROPOWER® SRAM
C5GDS 4-BIT MAGNITUDE COMPARATOR
C5RDL 8-INPUT NAND/AND GATE
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
C3ENPB0-DS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:C-3e Network Processor Data Sheet Silicon Revision B0
C3F 功能描述:XLR 連接器 3 PIN FEMALE RECEPT RoHS:否 制造商:Neutrik 標(biāo)準(zhǔn):Standard XLR 產(chǎn)品類型:Connectors 型式:Female 位置/觸點(diǎn)數(shù)量:3 端接類型:Solder 安裝風(fēng)格:Cable 方向:Vertical
C3F002KBS 制造商:Hammond Power Solutions 功能描述:TRANSFORMER, DISTRIBUTION , ENCAPSULATED, 480V IN, 208Y/120V OUT, 2KVA
C3F002KDS 制造商:Hammond Power Solutions 功能描述:POTTED N3R 3PH CU 2kVA 480-240
C3F003DKS 制造商:Hammond Power Solutions 功能描述:TRANSFORMER, N3R 3PH 3KVA 240-480Y/277