<em id="56id2"><strike id="56id2"></strike></em>
  • <input id="56id2"><span id="56id2"></span></input>
  • <nobr id="56id2"><strike id="56id2"></strike></nobr>
  • <pre id="56id2"><tt id="56id2"></tt></pre><nobr id="56id2"><strike id="56id2"></strike></nobr>
    參數(shù)資料
    型號: AFS1500-2FGG676
    廠商: Microsemi SoC
    文件頁數(shù): 79/334頁
    文件大?。?/td> 0K
    描述: IC FPGA 8MB FLASH 1.5M 676-FBGA
    標準包裝: 40
    系列: Fusion®
    RAM 位總計: 276480
    輸入/輸出數(shù): 252
    門數(shù): 1500000
    電源電壓: 1.425 V ~ 1.575 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 676-BGA
    供應商設(shè)備封裝: 676-FBGA(27x27)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁當前第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁
    Revision 4
    2-1
    2 – Device Architecture
    Fusion Stack Architecture
    To manage the unprecedented level of integration in Fusion devices, Microsemi developed the Fusion
    technology stack (Figure 2-1). This layered model offers a flexible design environment, enabling design
    at very high and very low levels of abstraction. Fusion peripherals include hard analog IP and hard and
    soft digital IP. Peripherals communicate across the FPGA fabric via a layer of soft gates—the Fusion
    backbone. Much more than a common bus interface, this Fusion backbone integrates a micro-sequencer
    within the FPGA fabric and configures the individual peripherals and supports low-level processing of
    peripheral data. Fusion applets are application building blocks that can control and respond to
    peripherals and other system signals. Applets can be rapidly combined to create large applications. The
    technology is scalable across devices, families, design types, and user expertise, and supports a well-
    defined interface for external IP and tool integration.
    At the lowest level, Level 0, are Fusion peripherals. These are configurable functional blocks that can be
    hardwired structures such as a PLL or analog input channel, or soft (FPGA gate) blocks such as a UART
    or two-wire serial interface. The Fusion peripherals are configurable and support a standard interface to
    facilitate communication and implementation.
    Connecting and controlling access to the peripherals is the Fusion backbone, Level 1. The backbone is a
    soft-gate structure, scalable to any number of peripherals. The backbone is a bus and much more; it
    manages peripheral configuration to ensure proper operation. Leveraging the common peripheral
    interface and a low-level state machine, the backbone efficiently offloads peripheral management from
    the system design. The backbone can set and clear flags based upon peripheral behavior and can define
    performance criteria. The flexibility of the stack enables a designer to configure the silicon, directly
    bypassing the backbone if that level of control is desired.
    One step up from the backbone is the Fusion applet, Level 2. The applet is an application building block
    that implements a specific function in FPGA gates. It can react to stimuli and board-level events coming
    through the backbone or from other sources, and responds to these stimuli by accessing and
    manipulating peripherals via the backbone or initiating some other action. An applet controls or responds
    to the peripheral(s). Applets can be easily imported or exported from the design environment. The applet
    structure is open and well-defined, enabling users to import applets from Microsemi, system developers,
    third parties, and user groups.
    Note: Levels 1, 2, and 3 are implemented in FPGA logic gates.
    Figure 2-1 Fusion Architecture Stack
    Flash
    Memory
    Analog
    Smart
    Peripheral 1
    Analog
    Smart
    Peripheral 2
    Analog
    Smart
    Peripheral n
    Smart Peripherals
    in FPGA
    Fabric
    (e.g., Logic, PLL, FIFO)
    Fusion Smart Backbone
    Fusion Applets
    User Applications
    Level 1
    Level 0
    Level 2
    Level 3
    Optional ARM or 8051 Processor
    相關(guān)PDF資料
    PDF描述
    AFS1500-2FG676 IC FPGA 8MB FLASH 1.5M 676-FBGA
    EP2AGX45CU17C6 IC ARRIA II GX FPGA 45K 358UBGA
    EP1SGX10CF672C7 IC STRATIX GX FPGA 10KLE 672FBGA
    M1A3PE1500-2FGG676I IC FPGA 1KB FLASH 1.5M 676-FBGA
    A3PE1500-2FGG676I IC FPGA 1KB FLASH 1.5M 676-FBGA
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    AFS1500-2FGG676I 功能描述:IC FPGA 8MB FLASH 1.5M 676-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Fusion® 標準包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計:129024 輸入/輸出數(shù):248 門數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應商設(shè)備封裝:352-CQFP(75x75)
    AFS1500-2PQ256ES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs
    AFS1500-2PQ256I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs
    AFS1500-2PQ256PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs
    AFS1500-2PQG256ES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs