
NXP Semiconductors
ADC1213S series
Single 12-bit ADC; serial JESD204A interface
NXP B.V. 2011.
All rights reserved.
For more information, please visit: http://www.nxp.com
For sales office addresses, please send an email to: salesaddresses@nxp.com
Date of release: 9 June 2011
Document identifier: ADC1213S_SER
Please be aware that important notices concerning this document and the product(s)
described herein, have been included in section ‘Legal information’.
17. Contents
1
2
3
4
5
6
6.1
6.2
7
8
9
10
10.1
10.2
10.3
10.4
11
11.1
11.1.1
11.1.2
11.1.3
11.2
11.2.1
11.2.2
11.2.3
11.2.4
11.3
11.3.1
11.3.2
11.3.3
11.3.4
11.4
11.4.1
11.5
11.5.1
11.5.2
11.6
11.6.1
11.6.2
11.6.3
11.6.3.1 ADC control registers . . . . . . . . . . . . . . . . . . . 27
11.6.4
JESD204A digital control registers. . . . . . . . . 29
12
Package outline . . . . . . . . . . . . . . . . . . . . . . . . 34
13
Abbreviations. . . . . . . . . . . . . . . . . . . . . . . . . . 35
14
Revision history. . . . . . . . . . . . . . . . . . . . . . . . 36
General description. . . . . . . . . . . . . . . . . . . . . . 1
Features and benefits . . . . . . . . . . . . . . . . . . . . 1
Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
Ordering information. . . . . . . . . . . . . . . . . . . . . 2
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 3
Pinning information. . . . . . . . . . . . . . . . . . . . . . 4
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 4
Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 5
Thermal characteristics . . . . . . . . . . . . . . . . . . 5
Static characteristics. . . . . . . . . . . . . . . . . . . . . 6
Dynamic characteristics . . . . . . . . . . . . . . . . . . 9
Dynamic characteristics . . . . . . . . . . . . . . . . . . 9
Clock and digital output timing . . . . . . . . . . . . 10
Serial output timing. . . . . . . . . . . . . . . . . . . . . 11
SPI timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
Application information. . . . . . . . . . . . . . . . . . 13
Analog inputs . . . . . . . . . . . . . . . . . . . . . . . . . 13
Input stage description . . . . . . . . . . . . . . . . . . 13
Anti-kickback circuitry. . . . . . . . . . . . . . . . . . . 13
Transformer . . . . . . . . . . . . . . . . . . . . . . . . . . 14
System reference and power management . . 15
Internal/external reference . . . . . . . . . . . . . . . 15
Programmable full-scale. . . . . . . . . . . . . . . . . 17
Common-mode output voltage (V
O(cm)
) . . . . . 17
Biasing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Clock input . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Drive modes . . . . . . . . . . . . . . . . . . . . . . . . . . 18
Equivalent input circuit . . . . . . . . . . . . . . . . . . 19
Duty cycle stabilizer . . . . . . . . . . . . . . . . . . . . 20
Clock input divider . . . . . . . . . . . . . . . . . . . . . 20
Digital outputs. . . . . . . . . . . . . . . . . . . . . . . . . 20
Serial output equivalent circuit . . . . . . . . . . . . 20
JESD204A serializer. . . . . . . . . . . . . . . . . . . . 21
Digital JESD204A formatter . . . . . . . . . . . . . . 21
ADC core output codes versus input voltage . 22
Serial Peripheral Interface (SPI). . . . . . . . . . . 23
Register description . . . . . . . . . . . . . . . . . . . . 23
Channel control . . . . . . . . . . . . . . . . . . . . . . . 25
Register description . . . . . . . . . . . . . . . . . . . . 27
15
15.1
15.2
15.3
15.4
16
17
Legal information . . . . . . . . . . . . . . . . . . . . . . 37
Data sheet status. . . . . . . . . . . . . . . . . . . . . . 37
Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Disclaimers . . . . . . . . . . . . . . . . . . . . . . . . . . 37
Trademarks . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Contact information . . . . . . . . . . . . . . . . . . . . 38
Contents. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39