參數(shù)資料
    型號: A3PN125-Z1VQ100
    元件分類: FPGA
    英文描述: FPGA, 3072 CLBS, 125000 GATES, PQFP100
    封裝: 14 X 14 MM, 1.20 MM HEIGHT, 0.50 MM PITCH, VQFP-100
    文件頁數(shù): 48/100頁
    文件大?。?/td> 3284K
    代理商: A3PN125-Z1VQ100
    ProASIC3 nano DC and Switching Characteristics
    Ad vance v0.2
    2-37
    Output Register
    Timing Characteristics
    Figure 2-13 Output Register Timing Diagram
    Preset
    Clear
    DOUT
    CLK
    Data_out
    Enable
    t
    OSUE
    50%
    t
    OSUD tOHD
    50%
    t
    OCLKQ
    1
    0
    t
    OHE
    t
    ORECPRE
    t
    OREMPRE
    t
    ORECCLR
    t
    OREMCLR
    t
    OWCLR
    t
    OWPRE
    t
    OPRE2Q
    t
    OCLR2Q
    t
    OCKMPWH tOCKMPWL
    50%
    Table 2-55 Output Data Register Propagation Delays
    Commercial-Case Conditions: TJ = 70°C, Worst-Case VCC = 1.425 V
    Parameter
    Description
    –2
    –1
    Std. Units
    tOCLKQ
    Clock-to-Q of the Output Data Register
    0.59 0.67 0.79
    ns
    tOSUD
    Data Setup Time for the Output Data Register
    0.31 0.36 0.42
    ns
    tOHD
    Data Hold Time for the Output Data Register
    0.00 0.00 0.00
    ns
    tOCLR2Q
    Asynchronous Clear-to-Q of the Output Data Register
    0.80 0.91 1.07
    ns
    tOPRE2Q
    Asynchronous Preset-to-Q of the Output Data Register
    0.80 0.91 1.07
    ns
    tOREMCLR
    Asynchronous Clear Removal Time for the Output Data Register
    0.00 0.00 0.00
    ns
    tORECCLR
    Asynchronous Clear Recovery Time for the Output Data Register
    0.22 0.25 0.30
    ns
    tOREMPRE
    Asynchronous Preset Removal Time for the Output Data Register
    0.00 0.00 0.00
    ns
    tORECPRE
    Asynchronous Preset Recovery Time for the Output Data Register
    0.22 0.25 0.30
    ns
    tOWCLR
    Asynchronous Clear Minimum Pulse Width for the Output Data Register
    0.22 0.25 0.30
    ns
    tOWPRE
    Asynchronous Preset Minimum Pulse Width for the Output Data Register 0.22 0.25 0.30
    ns
    tOCKMPWH
    Clock Minimum Pulse Width HIGH for the Output Data Register
    0.36 0.41 0.48
    ns
    tOCKMPWL
    Clock Minimum Pulse Width LOW for the Output Data Register
    0.32 0.37 0.43
    ns
    Note: For specific junction temperature and voltage supply levels, refer to Table 2-6 on page 2-5 for derating
    values.
    相關(guān)PDF資料
    PDF描述
    A3PN125-Z1VQG100I FPGA, 3072 CLBS, 125000 GATES, PQFP100
    A3PN125-Z1VQG100 FPGA, 3072 CLBS, 125000 GATES, PQFP100
    A3PN125-Z2VQ100I FPGA, 3072 CLBS, 125000 GATES, PQFP100
    A3PN125-Z2VQ100 FPGA, 3072 CLBS, 125000 GATES, PQFP100
    A3PN125-Z2VQG100I FPGA, 3072 CLBS, 125000 GATES, PQFP100
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    A3PN125-Z1VQ100I 功能描述:IC FPGA NANO 125K GATES 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):792 RAM 位總計:- 輸入/輸出數(shù):120 門數(shù):30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應(yīng)商設(shè)備封裝:289-CSP(14x14)
    A3PN125-Z1VQG100 功能描述:IC FPGA NANO 125K GATES 100-VQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):792 RAM 位總計:- 輸入/輸出數(shù):120 門數(shù):30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應(yīng)商設(shè)備封裝:289-CSP(14x14)
    A3PN125-Z1VQG100I 功能描述:IC FPGA NANO 125K GATES 100-VQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):792 RAM 位總計:- 輸入/輸出數(shù):120 門數(shù):30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應(yīng)商設(shè)備封裝:289-CSP(14x14)
    A3PN125-Z2VQ100 功能描述:IC FPGA NANO 125K GATES 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):792 RAM 位總計:- 輸入/輸出數(shù):120 門數(shù):30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應(yīng)商設(shè)備封裝:289-CSP(14x14)
    A3PN125-Z2VQ100I 功能描述:IC FPGA NANO 125K GATES 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):792 RAM 位總計:- 輸入/輸出數(shù):120 門數(shù):30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應(yīng)商設(shè)備封裝:289-CSP(14x14)