參數資料
型號: A3PN125-2VQG100
元件分類: FPGA
英文描述: FPGA, 3072 CLBS, 125000 GATES, PQFP100
封裝: 14 X 14 MM, 1.20 MM HEIGHT, 0.50 MM PITCH, ROHS COMPLIANT, VQFP-100
文件頁數: 39/106頁
文件大小: 3324K
代理商: A3PN125-2VQG100
ProASIC3 nano DC and Switching Characteristics
2- 24
R e visio n 8
Table 2-31 3.3 V LVTTL / 3.3 V LVCMOS Low Slew
Commercial-Case Conditions: TJ = 70°C, Worst-Case VCC = 1.425 V, Worst-Case VCCI = 3.0 V
Software Default Load at 10 pF for A3PN020, A3PN015, A3PN010
Drive
Strength
Speed
Grade
tDOUT
tDP
tDIN
tPY
tPYS
tEOUT
tZL
tZH
tLZ
tHZ
Units
2 mA
Std.
0.60
5.48
0.04
1.13
1.52
0.43
5.58
5.21
2.31
2.50
ns
–1
0.51
4.66
0.04
0.96
1.29
0.36
4.74
4.43
1.96
2.13
ns
–2
0.45
4.09
0.03
0.84
1.13
0.32
4.16
3.89
1.72
1.87
ns
4 mA
Std.
0.60
5.48
0.04
1.13
1.52
0.43
5.58
5.21
2.31
2.50
ns
–1
0.51
4.66
0.04
0.96
1.29
0.36
4.74
4.43
1.96
2.13
ns
–2
0.45
4.09
0.03
0.84
1.13
0.32
4.16
3.89
1.72
1.87
ns
6 mA
Std.
0.60
4.33
0.04
1.13
1.52
0.43
4.40
4.14
2.61
3.01
ns
–1
0.51
3.69
0.04
0.96
1.29
0.36
3.75
3.52
2.22
2.56
ns
–2
0.45
3.24
0.03
0.84
1.13
0.32
3.29
3.09
1.95
2.25
ns
8 mA
Std.
0.60
4.33
0.04
1.13
1.52
0.43
4.40
4.14
2.61
3.01
ns
–1
0.51
3.69
0.04
0.96
1.29
0.36
3.75
3.52
2.22
2.56
ns
–2
0.45
3.24
0.03
0.84
1.13
0.32
3.29
3.09
1.95
2.25
ns
Note:
For specific junction temperature and voltage supply levels, refer to Table 2-6 on page 2-5 for derating values.
Table 2-32 3.3 V LVTTL / 3.3 V LVCMOS High Slew
Commercial-Case Conditions: TJ = 70°C, Worst-Case VCC = 1.425 V, Worst-Case VCCI = 3.0 V
Software Default Load at 10 pF for A3PN020, A3PN015, A3PN010
Drive
Strength
Speed
Grade
tDOUT
tDP
tDIN
tPY
tPYS
tEOUT
tZL
tZH
tLZ
tHZ
Units
2 mA
Std.
0.60
3.56
0.04
1.13
1.52
0.43
3.62
3.03
2.30
2.62
ns
–1
0.51
3.03
0.04
0.96
1.29
0.36
3.08
2.58
1.96
2.23
ns
–2
0.45
2.66
0.03
0.84
1.13
0.32
2.70
2.26
1.72
1.96
ns
4 mA
Std.
0.60
3.56
0.04
1.13
1.52
0.43
3.62
3.03
2.30
2.62
ns
–1
0.51
3.03
0.04
0.96
1.29
0.36
3.08
2.58
1.96
2.23
ns
–2
0.45
2.66
0.03
0.84
1.13
0.32
2.70
2.26
1.72
1.96
ns
6 mA
Std.
0.60
2.73
0.04
1.13
1.52
0.43
2.77
2.23
2.60
3.14
ns
–1
0.51
2.32
0.04
0.96
1.29
0.36
2.36
1.90
2.22
2.67
ns
–2
0.45
2.04
0.03
0.84
1.13
0.32
2.07
1.67
1.95
2.34
ns
8 mA
Std.
0.60
2.73
0.04
1.13
1.52
0.43
2.77
2.23
2.60
3.14
ns
–1
0.51
2.32
0.04
0.96
129
0.36
2.36
1.90
2.22
2.67
ns
–2
0.45
2.04
0.03
0.84
1.13
0.32
2.07
1.67
1.95
2.34
ns
Notes:
1. Software default selection highlighted in gray.
2. For specific junction temperature and voltage supply levels, refer to Table 2-6 on page 2-5 for derating values.
相關PDF資料
PDF描述
A3PN125-VQ100I FPGA, 3072 CLBS, 125000 GATES, PQFP100
A3PN125-VQ100 FPGA, 3072 CLBS, 125000 GATES, PQFP100
A3PN125-VQG100I FPGA, 3072 CLBS, 125000 GATES, PQFP100
A3PN125-VQG100 FPGA, 3072 CLBS, 125000 GATES, PQFP100
A3PN125-Z1VQ100I FPGA, 3072 CLBS, 125000 GATES, PQFP100
相關代理商/技術參數
參數描述
A3PN125-2VQG100I 功能描述:IC FPGA NANO 125K GATES 100-VQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數:- 邏輯元件/單元數:792 RAM 位總計:- 輸入/輸出數:120 門數:30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應商設備封裝:289-CSP(14x14)
A3PN125-DIELOT 制造商:Microsemi Corporation 功能描述:A3PN125-DIELOT - Gel-pak, waffle pack, wafer, diced wafer on film
A3PN125-VQ100 功能描述:IC FPGA NANO 125K GATES 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數:- 邏輯元件/單元數:792 RAM 位總計:- 輸入/輸出數:120 門數:30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應商設備封裝:289-CSP(14x14)
A3PN125-VQ100I 功能描述:IC FPGA NANO 125K GATES 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:ProASIC3 nano 標準包裝:152 系列:IGLOO PLUS LAB/CLB數:- 邏輯元件/單元數:792 RAM 位總計:- 輸入/輸出數:120 門數:30000 電源電壓:1.14 V ~ 1.575 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 85°C 封裝/外殼:289-TFBGA,CSBGA 供應商設備封裝:289-CSP(14x14)
A3PN125-VQG100 功能描述:IC FPGA NANO 1024MAC 100VQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:ProASIC3 nano 標準包裝:60 系列:XP LAB/CLB數:- 邏輯元件/單元數:10000 RAM 位總計:221184 輸入/輸出數:244 門數:- 電源電壓:1.71 V ~ 3.465 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:388-BBGA 供應商設備封裝:388-FPBGA(23x23) 其它名稱:220-1241