參數(shù)資料
型號(hào): 932S431AGLF
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: 時(shí)鐘產(chǎn)生/分配
英文描述: 400 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
封裝: 6.10 MM, 0.50 MM PITCH, ROHS COMPLIANT, MO-153, TSSOP-56
文件頁(yè)數(shù): 4/22頁(yè)
文件大小: 226K
代理商: 932S431AGLF
12
Integrated
Circuit
Systems, Inc.
ICS932S431A
Datasheet
1426A—11/12/09
SMBus Table: Output Enable Register
Pin #
Name
Control Function
Type
0
1
PWD
Bit 7
SRCCLK7 Enable
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 6
SRCCLK6 Enable
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 5
SRCCLK5 Enable
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 4
SRCCLK4 Enable
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 3
SRCCLK3 Enable
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 2
SRCCLK2 Enable
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 1
SRCCLK1 Enable
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 0
SRCCLK0 Enable
Output Enable
RW
Disable-Hi-Z
Enable
1
SMBus Table: Output Enable Register
Pin #
Name
Control Function
Type
0
1
PWD
Bit 7
REF1 Enable
Output Enable
RW
Disable-Low
Enable
1
Bit 6
REF0 Enable
Output Enable
RW
Disable-Low
Enable
1
Bit 5
CPUCLK3
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 4
CPUCLK2
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 3
0
Bit 2
CPUCLK1
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 1
CPUCLK0
Output Enable
RW
Disable-Hi-Z
Enable
1
Bit 0
Spread Spectrum Enable (CPU
outputs only)
Spread Off/On
RW
Spread Off
Spread On
0
SMBus Table: Output Enable Register
Pin #
Name
Control Function
Type
0
1
PWD
Bit 7
PCICLK3
Output Enable
RW
Disable-Low
Enable
1
Bit 6
PCICLK2
Output Enable
RW
Disable-Low
Enable
1
Bit 5
PCICLK1
Output Enable
RW
Disable-Low
Enable
1
Bit 4
PCICLK0
Output Enable
RW
Disable-Low
Enable
1
Bit 3
PCICLK_F2 Enable
Output Enable
RW
Disable-Low
Enable
1
Bit 2
PCICLK_F1 Enable
Output Enable
RW
Disable-Low
Enable
1
Bit 1
PCICLK_F0 Enable
Output Enable
RW
Disable-Low
Enable
1
Bit 0
48MHz Enable
Output Enable
RW
Disable-Low
Enable
1
SMBus Table: Stop Control Register
Pin #
Name
Control Function
Type
0
1
PWD
Bit 7
PCICLK_F2 Stop En
RW
Free-Running
Stoppable
1
Bit 6
PCICLK_F1 Stop En
RW
Free-Running
Stoppable
1
Bit 5
PCICLK_F0 Stop En
RW
Free-Running
Stoppable
1
Bit 4
SRCCLK4 Stop En
RW
Free-Running
Stoppable
1
Bit 3
SRCCLK3 Stop En
RW
Free-Running
Stoppable
1
Bit 2
SRCCLK2 Stop En
RW
Free-Running
Stoppable
1
Bit 1
SRCCLK1 Stop En
RW
Free-Running
Stoppable
1
Bit 0
SRCCLK0 Stop En
RW
Free-Running
Stoppable
1
RESERVED
Byte 3
10
9
11
13
3
11
42,43
10
26,27
9
23,24
21,22
Free-Running Control,
Default: not affected by
PCI/SRC_STOP
(Byte 4, bit 5)
16,17
18,19
21,22
23,24
4
CPU
Byte 2
Byte 0
NA
26,27
NA
Byte 1
55
39,40
18,19
54
36,37
16,17
45,46
6
5
相關(guān)PDF資料
PDF描述
932S825YGLFT 220 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO64
932S825YGT 220 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO64
0550420000 25 A, MODULAR TERMINAL BLOCK, 1 DECK
932S890CKLFT 200 MHz, PROC SPECIFIC CLOCK GENERATOR, QCC72
0550660000 120 A, MODULAR TERMINAL BLOCK, 1 ROW, 1 DECK
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
932S431AGLFT 功能描述:時(shí)鐘合成器/抖動(dòng)清除器 RoHS:否 制造商:Skyworks Solutions, Inc. 輸出端數(shù)量: 輸出電平: 最大輸出頻率: 輸入電平: 最大輸入頻率:6.1 GHz 電源電壓-最大:3.3 V 電源電壓-最小:2.7 V 封裝 / 箱體:TSSOP-28 封裝:Reel
932S801AFLF 功能描述:IC K8 CLOCK CHIP 48-SSOP 制造商:idt, integrated device technology inc 系列:- 包裝:管件 零件狀態(tài):過(guò)期 PLL:是 主要用途:服務(wù)器 輸入:晶體 輸出:時(shí)鐘 電路數(shù):1 比率 - 輸入:輸出:1:20 差分 - 輸入:輸出:無(wú)/是 頻率 - 最大值:220MHz 電壓 - 電源:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:48-BSSOP(0.295",7.50mm 寬) 供應(yīng)商器件封裝:48-SSOP 標(biāo)準(zhǔn)包裝:30
932S801AGLF 功能描述:時(shí)鐘合成器/抖動(dòng)清除器 RoHS:否 制造商:Skyworks Solutions, Inc. 輸出端數(shù)量: 輸出電平: 最大輸出頻率: 輸入電平: 最大輸入頻率:6.1 GHz 電源電壓-最大:3.3 V 電源電壓-最小:2.7 V 封裝 / 箱體:TSSOP-28 封裝:Reel
932S801AGLFT 功能描述:時(shí)鐘合成器/抖動(dòng)清除器 RoHS:否 制造商:Skyworks Solutions, Inc. 輸出端數(shù)量: 輸出電平: 最大輸出頻率: 輸入電平: 最大輸入頻率:6.1 GHz 電源電壓-最大:3.3 V 電源電壓-最小:2.7 V 封裝 / 箱體:TSSOP-28 封裝:Reel
932S805CGLF 功能描述:時(shí)鐘合成器/抖動(dòng)清除器 RoHS:否 制造商:Skyworks Solutions, Inc. 輸出端數(shù)量: 輸出電平: 最大輸出頻率: 輸入電平: 最大輸入頻率:6.1 GHz 電源電壓-最大:3.3 V 電源電壓-最小:2.7 V 封裝 / 箱體:TSSOP-28 封裝:Reel