參數(shù)資料
型號: 92HD83C1C5NLGXYYX
廠商: INTEGRATED DEVICE TECHNOLOGY INC
元件分類: 微控制器/微處理器
英文描述: SPECIALTY MICROPROCESSOR CIRCUIT, QCC48
封裝: ROHS COMPLIANT, QFN-48
文件頁數(shù): 168/299頁
文件大小: 3779K
代理商: 92HD83C1C5NLGXYYX
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁當前第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁
25
92HD83
V 0.98 04/09
SINGLE CHIP PC AUDIO SYSTEM, CODEC+SPEAKER AMPLIFIER+CAPLESS HP+LDO
92HD83
SINGLE CHIP PC AUDIO SYSTEM, CODEC+SPEAKER AMPLIFIER+CAPLESS HP+LDO
PC AUDIO
rate and data sample phase will be appropriate and an audio driver will be able to configure and use
the digital microphones exactly like an analog microphone.
To conserve power, the analog portion of the ADC will be turned off if the D-mic input is selected.
When switching from the digital microphone to an analog input to the ADC, the analog portion of the
ADC will be brought back to a full power state and allowed to stabilize before switching from the dig-
ital microphone to the analog input. This should take less than 10mS.
DMIC pin widgets support port presence detect directly using SENSE-B input.
The codec supports the following digital microphone configurations:
Digital Mics
Data Sample
ADC Conn.
Notes
0
N/A
No Digital Microphones
1
Single Edge
0, or 1
Available on either DMIC_0 or DMIC_1
When using a microphone that supports multiplexed operation (2-mics can share
a common data line), configure the microphone for “Left” and select mono
operation using the vendor specific verb.
“Left” D-mic data is used for ADC left and right channels.
2
Double Edge on
either DMIC_0 or 1
0, or 1
Available on either DMIC_0 or DMIC_1, External logic required to support
sampling on a single Digital Mic pin channel on rising edge and second Digital Mic
right channel on falling edge of DMIC_CLK for those digital microphones that don’t
support alternative clock edge (multiplexed output) capability.
3
Double Edge on
one DMIC pin and
Single Edge on the
second DMIC pin.
0, or 1
Requires both DMIC_0 and DMIC_1, External logic required to support sampling
on a single Digital Mic pin channel on rising edge and second Digital Mic right
channel on falling edge of DMIC_CLK for those digital microphones that don’t
support alternative clock edge (multiplexed output) capability. Two ADC units are
required to support this configuration
4
Double Edge
0, or 1
Connected to DMIC_0 and DMIC_1, External logic required to support sampling
on a single Digital Mic pin channel on rising edge and second Digital Mic right
channel on falling edge of DMIC_CLK for those digital microphones that don’t
support alternative clock edge capability. Two ADC units are required to support
this configuration
Table 8. Valid Digital Mic Configurations
Power State DMIC Widget
Enabled?
DMIC_CLK
Output
DMIC_0,1
Notes
D0
Yes
Clock Capable
Input Capable
DMIC_CLK Output is Enabled when either DMIC_0 or DMIC_1
Input Widget is Enabled. Otherwise, the DMIC_CLK remains Low
D1-D3
Yes
Clock Disabled
Input Disabled
DMIC_CLK is HIGH-Z with Weak Pull-down
D0-D3
No
Clock Disabled
Input Disabled
DMIC_CLK is HIGH-Z with Weak Pull-down
D4
-
Clock Disabled
Input Disabled
DMIC_CLK is HIGH-Z with Weak Pull-down
D5
-
Clock Disabled
Input Disabled
DMIC_CLK is HIGH-Z with Weak Pull-down
Table 9. DMIC_CLK and DMIC_0,1 Operation During Power States
相關PDF資料
PDF描述
92HD83C1X5NLGXYYX8 SPECIALTY MICROPROCESSOR CIRCUIT, QCC48
92HD83C1X5NLGXYYX SPECIALTY MICROPROCESSOR CIRCUIT, QCC48
92HD83C1C5NLGXYYX8 SPECIALTY MICROPROCESSOR CIRCUIT, QCC48
055-607-9173 RF Coaxial Connectors
92HD92B1X5NLGXYYX8 SPECIALTY TELECOM CIRCUIT, QCC48
相關代理商/技術(shù)參數(shù)
參數(shù)描述
92HD83C1X3NLGXYBX 制造商:Integrated Device Technology Inc 功能描述:AUD CODEC 2ADC / 3DAC 24BIT 48PIN VFQFPN - Bulk
92HD83C1X3NLGXYBX8 制造商:Integrated Device Technology Inc 功能描述:AUD CODEC 2ADC / 3DAC 24BIT 48PIN VFQFPN - Tape and Reel
92HD83C1X3NLGXYCX 制造商:Integrated Device Technology Inc 功能描述:AUD CODEC 2ADC / 3DAC 24BIT 48PIN VFQFPN - Bulk
92HD83C1X3NLGXYCX8 制造商:Integrated Device Technology Inc 功能描述:AUD CODEC 2ADC / 3DAC 24BIT 48PIN VFQFPN - Tape and Reel
92HD83C1X5NLGXYBX 制造商:Integrated Device Technology Inc 功能描述:92HD83C1X5NLGXYBX - Bulk