參數(shù)資料
型號(hào): 82C836A-16
廠商: Electronic Theatre Controls, Inc.
英文描述: Single-Chip 386sx AT
中文描述: 單芯片386sx在
文件頁(yè)數(shù): 48/205頁(yè)
文件大?。?/td> 3878K
代理商: 82C836A-16
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)當(dāng)前第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)
Table 5-2.
Valid Configurations----Encoded RAS Only
Banks
ICR 4DH Bits 4-0
x
0 and 1
2 and 3
4
5
6
7
Total Local Memory
0FH
256KW
1MW
1MW
0
0
0
7MB
10H
256KW
1MW
1MW
1MW
0
0
9MB
11H
256KW
1MW
1MW
1MW
1MW
0
11MB
12H
256KW
1MW
1MW
1MW
1MW
1MW
13MB
13H
1MW
1MW
1MW
0
0
0
10MB
14H
1MW
1MW
1MW
1MW
0
0
12MB
15H
16H
1MW
1MW
1MW
1MW
1MW
0
14MB
1MW
1MW
1MW
1MW
1MW
1MW
16MB
K = 1024 M = 1048576 W = word (two bytes) B = byte
In all configurations, all memory beyond the first 1MB is available for use as extended memory (addr
can be accessed either directly (in 80386sx protected mode) or through expanded memory address trans
RAM above FC0000H is accessible only through EMS. Direct accesses to FC0000H-FFFFFFH by the CPU go
essed linearly starting at 100000H). Extended memory
lation (EMS).
to ROM.
Table 5-3.
4MB DRAM configurations----Nonencoded RAS Only
Banks
ICR 4DH Bits 4-0
x
0
1
2
3
4-7
Total Local Memory
17H
18H
256KW
256KW
4MW
0
0
9 MB
1MW (or 0)
4MW
0
0
0
10 MB (or 8MB)
19H
4MW
4MW
0
0
0
16 MB
K = 1024 M = 1048576 W = word (two bytes) B = byte
The function of the -RAS3 pin automatically changes to MA10 function whenever a 4MB DRAM configurati
Bank 1 covers address 0-7FFFFFH and Bank 0 begins at 800000H. Consequently, Bank 0 can remain empty
Bank 0 range (800000H-9FFFFFH), and if ICR 4EH is set to 800000H top-of-RAM address.
on (17H, 18H, 19H) is selected.
if no internal EMS accesses are performed in the
The row address for the DRAMs comes from higher-order bits of the complete physical
address, while the column address comes from bits 1 through 9 for 256K DRAMs, 1
through 10 for 1MB DRAMs, or 1 through 11 for 4MB DRAMs. Thus, the memory
addresses accessible by changing the column address only, without changing the row
address, are contiguous and constitute a physical memory ‘‘page’’. Successive memory
accesses to the same page do not require -RAS to be cycled, since it is already active and
the row address is already valid. This saves considerable time in memory accessing
because only -CAS needs to be cycled. The SCATsx architecture always uses -CAS only
accessing (also known as page mode) whenever possible. DMA, Master cycles, and
refresh leave -RAS inactive even if the preceding and following CPU memory accesses
are in the same page.
System Interface
DRAM Interface
I
Chips and Technologies, Inc.
P R E L I M I N A R Y
Revision 3.0
5-7
相關(guān)PDF資料
PDF描述
82C836A-20 Single-Chip 386sx AT
82C836B Single-Chip 386sx AT
82C862 FireLink USB Dual Controller Quad Port USB
82C931 Plug and Play Integrated Audio Controller
82S09 576-BIT BIPOLAR RAM (64 X 9)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
82C836A-20 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Single-Chip 386sx AT
82C836B 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Single-Chip 386sx AT
82C83H 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Octal Latching Inverting Bus Driver
82C84 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver
82C84A 制造商:INTERSIL 制造商全稱:Intersil Corporation 功能描述:CMOS Clock Generator Driver