參數(shù)資料
型號: 74LVC544A
廠商: NXP Semiconductors N.V.
英文描述: Octal Transparent D-Type Latches With 3-State Outputs 20-PDIP -40 to 85
中文描述: 八路?注冊的收發(fā)器類型,反相三態(tài)
文件頁數(shù): 7/10頁
文件大?。?/td> 90K
代理商: 74LVC544A
Philips Semiconductors
Octal D-type registered transceiver, inverting
(3-State)
Product specification
74LVC544A
1998 Jul 29
7
AC WAVEFORMS
V
M
= 1.5V at V
CC
V
M
= 0.5V * V
CC
at V
CC
V
OL
and V
OH
are the typical output voltage drop that occur with the
output load.
V
X
= V
OL
+ 0.3V at V
CC
2.7V
V
X
= V
OL
+ 0.1V
CC
at V
CC
<
2.7V
V
Y
= V
OH
– 0.3V at V
CC
2.7V
V
Y
= V
OH
– 0.1V
CC
at V
CC
<
2.7V
2.7V
2.7V
A
, B
n
INPUT
V
M
t
PHL
t
PLH
V
OL
V
I
V
M
GND
V
OH
B
, A
OUTPUT
SV00737
Figure 1. Input (An, Bn) to output (Bn, An) propagation delays.
t
w
t
PHL
t
PLH
LE
XX
INPUT
A
, B
OUTPUT
V
OL
V
M
V
M
V
M
V
M
V
M
V
I
GND
V
OH
SV00738
Figure 2. Latch enable input (LEXX) pulse width, the latch
enable input to output (An, Bn) propagation delays.
t
PLZ
t
PZL
V
I
OE
, E
XX
INPUT
GND
V
CC
OUTPUT
LOW-to-OFF
OFF-to-LOW
V
OL
V
OH
OUTPUT
HIGH-to-OFF
OFF-to-HIGH
GND
outputs
enabled
outputs
enabled
outputs
disabled
t
PHZ
V
M
V
M
V
M
t
PZH
V
X
V
Y
SW00210
Figure 3. 3-State enable and disable times
ééé
ééé
ééééééééé
ééééééééé
ééééééééé
th
th
V
M
A
, B
n
INPUT
V
M
LE
, E
XX
INPUT
GND
t
SU
NOTE:
The shaded areas indicate when the input is permitted to change
for predictable output performance.
t
SU
V
I
GND
V
I
SV00739
Figure 4. Data set-up and hold times for the (An, Bn) input to
the LEXX and EXX inputs
TEST CIRCUIT
PULSE
GENERATOR
V
I
R
T
D.U.T.
V
O
C
L
50pF
S
1
2 x V
CC
Open
GND
500
500
V
CC
V
I
2.7V
V
CC
2.7V
2.7V – 3.6V
Test
S
1
GND
t
PLZ
/t
PZL
t
PHZ
/t
PZH
2 x V
CC
t
PLH
/t
PHL
Open
SY00003
V
CC
Figure 5. Load circuitry for switching times
相關PDF資料
PDF描述
74LVC573A Octal D-type transparent latch with 5-volt tolerant inputs/outputs (3-State)(5V輸入/輸出容限的八D透明鎖存器(三態(tài)))
74LVC573 Octal D-type transparent latch with 5-volt tolerant inputs/outputs 3-State
74LVC574A Octal D-type flip-flop with 5-volt tolerant inputs/outputs; positive edge-trigger 3-State
74LVC623A Octal transceiver with dual enable(3-State)(帶雙端使能的八收發(fā)器(三態(tài)))
74LVC646A Octal bus transceiver/register (3-State)(八通道總線收發(fā)器/寄存器(三態(tài)))
相關代理商/技術參數(shù)
參數(shù)描述
74LVC544AD 功能描述:總線收發(fā)器 OCTAL LATCHED TRANSCEIVER W/DU RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74LVC544AD,112 功能描述:總線收發(fā)器 OCTAL LATCHED RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74LVC544AD,118 功能描述:總線收發(fā)器 OCTAL LATCHED RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74LVC544ADB 功能描述:總線收發(fā)器 OCTAL LATCHED TRANSCEIVER W/DU RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel
74LVC544ADB,112 功能描述:總線收發(fā)器 OCTAL LATCHED RoHS:否 制造商:Fairchild Semiconductor 邏輯類型:CMOS 邏輯系列:74VCX 每芯片的通道數(shù)量:16 輸入電平:CMOS 輸出電平:CMOS 輸出類型:3-State 高電平輸出電流:- 24 mA 低電平輸出電流:24 mA 傳播延遲時間:6.2 ns 電源電壓-最大:2.7 V, 3.6 V 電源電壓-最小:1.65 V, 2.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TSSOP-48 封裝:Reel