參數(shù)資料
型號(hào): 68HC908MR32VFU
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: HCMOS Microcontroller Unit
中文描述: 8-BIT, FLASH, 8.2 MHz, MICROCONTROLLER, PQFP64
封裝: PLASTIC, QFP-64
文件頁(yè)數(shù): 372/391頁(yè)
文件大?。?/td> 2105K
代理商: 68HC908MR32VFU
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)第331頁(yè)第332頁(yè)第333頁(yè)第334頁(yè)第335頁(yè)第336頁(yè)第337頁(yè)第338頁(yè)第339頁(yè)第340頁(yè)第341頁(yè)第342頁(yè)第343頁(yè)第344頁(yè)第345頁(yè)第346頁(yè)第347頁(yè)第348頁(yè)第349頁(yè)第350頁(yè)第351頁(yè)第352頁(yè)第353頁(yè)第354頁(yè)第355頁(yè)第356頁(yè)第357頁(yè)第358頁(yè)第359頁(yè)第360頁(yè)第361頁(yè)第362頁(yè)第363頁(yè)第364頁(yè)第365頁(yè)第366頁(yè)第367頁(yè)第368頁(yè)第369頁(yè)第370頁(yè)第371頁(yè)當(dāng)前第372頁(yè)第373頁(yè)第374頁(yè)第375頁(yè)第376頁(yè)第377頁(yè)第378頁(yè)第379頁(yè)第380頁(yè)第381頁(yè)第382頁(yè)第383頁(yè)第384頁(yè)第385頁(yè)第386頁(yè)第387頁(yè)第388頁(yè)第389頁(yè)第390頁(yè)第391頁(yè)
Advance Information
MC68HC908MR16/MC68HC908MR32
Rev. 5.0
372
Electrical Specifications
MOTOROLA
Electrical Specifications
22.6 DC Electrical Characteristics (V
DD
= 5.0 Vdc
±
10%)
Characteristic
Output high voltage
(I
Load
=
2.0 mA) all I/O pins
Output low voltage
(I
Load
= 1.6 mA) all I/O pins
PWM pin output source current
(V
OH
= V
DD
0.8 V)
PWM pin output sink current (V
OL
= 0.8 V)
Input high voltage, all ports, IRQs, RESET, OSC1
Input low voltage, all ports, IRQs, RESET, OSC1
V
DD
supply current
Run
(3)
Wait
(4)
Stop
(5)
I/O ports high-impedance leakage current
Input current (input only pins)
Capacitance
Ports (as input or output)
Low-voltage inhibit reset
(9)
Low-voltage reset/recover hysteresis
Low-voltage inhibit reset recovery
(V
REC1
= V
LVR1
+ V
LVH1
)
Low-voltage inhibit reset
Low-voltage reset/recover hysteresis
Low-voltage inhibit reset recovery
(V
REC2
= V
LVR2
+ V
LVH2
)
POR re-arm voltage
(6)
POR rise time ramp rate
(8)
POR reset voltage
Monitor mode entry voltage (on IRQ)
Symbol
Min
Typ
(2)
Max
Unit
V
OH
V
DD
0.8
V
V
OL
0.4
V
I
OH
7
mA
I
OL
V
IH
V
IL
20
V
DD
mA
V
V
0.7 x V
DD
V
SS
0.3 x V
DD
I
DD
30
12
700
mA
mA
μ
A
I
IL
I
In
4.0
40
4.35
90
±
10
±
1
12
8
4.65
150
μ
A
μ
A
C
Out
C
In
V
LVR1
V
LVH1
pF
V
mV
V
REC1
4.04
4.5
4.75
V
V
LVR2
V
LVH2
3.85
150
4.15
210
4.45
250
V
mV
V
REC2
4.0
4.4
4.6
V
V
POR
R
POR
V
PORRST
V
Hi
0
700
100
800
mV
V/ms
V
V
0.035
0
V
DD
+ 2.5
V
DD
+ Hi
1. V
DD
= 5.0 Vdc
±
10%, V
SS
= 0 Vdc, T
A
= T
L
to T
H
, unless otherwise noted
2. Typical values reflect average measurements at midpoint of voltage range, 25
°
C only.
3. Run (operating) I
DD
measured using external square wave clock source (f
OSC
= 8.2 MHz). All inputs 0.2 V from rail; no
dc loads; less than 100 pF on all outputs. C
L
= 20 pF on OSC2; all ports configured as inputs; OSC2 capacitance linearly
affects run I
DD
; measured with all modules enabled
4. Wait I
DD
measured using external square wave clock source (f
OSC
= 8.2 MHz); all inputs 0.2 V from rail; no dc loads;
less than 100 pF on all outputs. C
L
= 20 pF on OSC2; all ports configured as inputs; OSC2 capacitance linearly affects
wait I
DD
; measured with PLL and LVI enabled
5. Stop I
DD
measured with PLL and LVI disengaged, OCS1 grounded, no port pins sourcing current. It is measured
through combination of V
DD
, V
DDAD
, and V
DDA
.
6. Maximum is highest voltage that POR is guaranteed.
7. Maximum is highest voltage that POR is possible.
8. If minimum V
DD
is not reached before the internal POR is released, RST must be driven low externally until
minimum V
DD
is reached.
9. The low-voltage inhibit reset is software selectable. Refer to
Section 18. Low-Voltage Inhibit (LVI)
.
相關(guān)PDF資料
PDF描述
68HC908MR32CB HCMOS Microcontroller Unit
68HC912DG128CPV8 1.2 MHz STEP-UP CONVERTER TAPE & REEL
68HC912DG128MPV8 HIGH VOLTAGE STEP DOWN REGULATOR
696-2 RECTIFIERS ASSEMBLIES
695-1 RECTIFIERS ASSEMBLIES
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
68HC908MR8FS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-bit Microcontroller
68HC908PT48 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Advance Information
68HC908QT1FS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Microcontroller
68HC908QT2FS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Microcontroller
68HC908QT4FS 制造商:未知廠家 制造商全稱:未知廠家 功能描述:8-Bit Microcontroller