參數(shù)資料
型號(hào): XQ2V3000-4FG456N
廠商: Xilinx, Inc.
英文描述: QPro Virtex-II 1.5V Military QML Platform FPGAs
中文描述: QPro的Virtex - II 1.5V的軍事QML第平臺(tái)FPGA
文件頁(yè)數(shù): 65/128頁(yè)
文件大?。?/td> 2738K
代理商: XQ2V3000-4FG456N
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)當(dāng)前第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)
QPro Virtex-II 1.5V Military QML Platform FPGAs
DS122 (v1.1) January 7, 2004
Product Specification
www.xilinx.com
1-800-255-7778
65
R
Table 53:
Pipelined Multiplier Switching Characteristics
Description
Symbol
Min
Max
Units
Setup and Hold Times Before/After Clock
Data Inputs
T
MULIDCK
/T
MULCKID
T
MULIDCK_CE
/T
MULCKID_CE
T
MULIDCK_RST
/T
MULCKID_RST
-
3.89/0.00
ns
Clock Enable
-
0.86/0.00
ns
Reset
-
0.86/0.00
ns
Clock to Output Pin
Clock to Pin 35
T
MULTCK_P35
T
MULTCK_P34
T
MULTCK_P33
T
MULTCK_P32
T
MULTCK_P31
T
MULTCK_P30
T
MULTCK_P29
T
MULTCK_P28
T
MULTCK_P27
T
MULTCK_P26
T
MULTCK_P25
T
MULTCK_P24
T
MULTCK_P23
T
MULTCK_P22
T
MULTCK_P21
T
MULTCK_P20
T
MULTCK_P19
T
MULTCK_P18
T
MULTCK_P17
T
MULTCK_P16
T
MULTCK_P15
T
MULTCK_P14
T
MULTCK_P13
T
MULTCK_P12
T
MULTCK_P11
T
MULTCK_P10
T
MULTCK_P9
T
MULTCK_P8
T
MULTCK_P7
T
MULTCK_P6
T
MULTCK_P5
T
MULTCK_P4
T
MULTCK_P3
T
MULTCK_P2
T
MULTCK_P1
T
MULTCK_P0
-
3.74
ns
Clock to Pin 34
-
3.61
ns
Clock to Pin 33
-
3.49
ns
Clock to Pin 32
-
3.37
ns
Clock to Pin 31
-
3.25
ns
Clock to Pin 30
-
3.12
ns
Clock to Pin 29
-
3.00
ns
Clock to Pin 28
-
2.88
ns
Clock to Pin 27
-
2.75
ns
Clock to Pin 26
-
2.63
ns
Clock to Pin 25
-
2.51
ns
Clock to Pin 24
-
2.38
ns
Clock to Pin 23
-
2.26
ns
Clock to Pin 22
-
2.14
ns
Clock to Pin 21
-
2.02
ns
Clock to Pin 20
-
1.89
ns
Clock to Pin 19
-
1.77
ns
Clock to Pin 18
-
1.65
ns
Clock to Pin 17
-
1.52
ns
Clock to Pin 16
-
1.40
ns
Clock to Pin 15
-
1.28
ns
Clock to Pin 14
-
1.15
ns
Clock to Pin 13
-
1.15
ns
Clock to Pin 12
-
1.15
ns
Clock to Pin 11
-
1.15
ns
Clock to Pin 10
-
1.15
ns
Clock to Pin 9
-
1.15
ns
Clock to Pin 8
-
1.15
ns
Clock to Pin 7
-
1.15
ns
Clock to Pin 6
-
1.15
ns
Clock to Pin 5
-
1.15
ns
Clock to Pin 4
-
1.15
ns
Clock to Pin 3
-
1.15
ns
Clock to Pin 2
-
1.15
ns
Clock to Pin 1
-
1.15
ns
Clock to Pin 0
-
1.15
ns
ds122_1_1.fm Page 65 Wednesday, January 7, 2004 9:15 PM
相關(guān)PDF資料
PDF描述
XQ2V6000 QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4BG575M QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4BG575N QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4BG728M QPro Virtex-II 1.5V Military QML Platform FPGAs
XQ2V6000-4BG728N QPro Virtex-II 1.5V Military QML Platform FPGAs
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XQ2V3000-BG575I 制造商:XILINX 制造商全稱:XILINX 功能描述:QPro Virtex-II 1.5V Platform FPGAs
XQ2V3000-BG575M 制造商:XILINX 制造商全稱:XILINX 功能描述:QPro Virtex-II 1.5V Platform FPGAs
XQ2V3000-BG575N 制造商:XILINX 制造商全稱:XILINX 功能描述:QPro Virtex-II 1.5V Platform FPGAs
XQ2V3000-BG728I 制造商:XILINX 制造商全稱:XILINX 功能描述:QPro Virtex-II 1.5V Platform FPGAs
XQ2V3000-BG728M 制造商:XILINX 制造商全稱:XILINX 功能描述:QPro Virtex-II 1.5V Platform FPGAs