參數(shù)資料
        型號: XCV600E-7FG680C
        廠商: Xilinx Inc
        文件頁數(shù): 160/233頁
        文件大?。?/td> 0K
        描述: IC FPGA 1.8V C-TEMP 680-FBGA
        產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
        標(biāo)準(zhǔn)包裝: 1
        系列: Virtex®-E
        LAB/CLB數(shù): 3456
        邏輯元件/單元數(shù): 15552
        RAM 位總計(jì): 294912
        輸入/輸出數(shù): 512
        門數(shù): 985882
        電源電壓: 1.71 V ~ 1.89 V
        安裝類型: 表面貼裝
        工作溫度: 0°C ~ 85°C
        封裝/外殼: 680-LBGA 裸露焊盤
        供應(yīng)商設(shè)備封裝: 680-FBGA(40x40)
        第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁當(dāng)前第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁
        Virtex-E 1.8 V Field Programmable Gate Arrays
        R
        Module 2 of 4
        DS022-2 (v3.0) March 21, 2014
        26
        Production Product Specification
        — OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
        Data Output Bus—DO[A|B]<#:0>
        The data out bus reflects the contents of the memory cells
        referenced by the address bus at the last active clock edge.
        During a write operation, the data out bus reflects the data
        in bus. The width of this bus equals the width of the port.
        The allowed widths appear in Table 15.
        Inverting Control Pins
        The four control pins (CLK, EN, WE and RST) for each port
        have independent inversion control as a configuration
        option.
        Address Mapping
        Each port accesses the same set of 4096 memory cells
        using an addressing scheme dependent on the width of the
        port.
        The physical RAM location addressed for a particular width
        are described in the following formula (of interest only when
        the two ports use different aspect ratios).
        Start = ((ADDRport +1) * Widthport) –1
        End = ADDRport * Widthport
        Table 16 shows low order address mapping for each port
        width.
        Creating Larger RAM Structures
        The block SelectRAM+ columns have specialized routing to
        allow cascading blocks together with minimal routing delays.
        This achieves wider or deeper RAM structures with a smaller
        timing penalty than when using normal routing channels.
        Location Constraints
        Block SelectRAM+ instances can have LOC properties
        attached to them to constrain the placement. The block
        SelectRAM+ placement locations are separate from the
        CLB location naming convention, allowing the LOC proper-
        ties to transfer easily from array to array.
        The LOC properties use the following form.
        LOC = RAMB4_R#C#
        RAMB4_R0C0 is the upper left RAMB4 location on the
        device.
        Conflict Resolution
        The block SelectRAM+ memory is a true dual-read/write
        port RAM that allows simultaneous access of the same
        memory cell from both ports. When one port writes to a
        given memory cell, the other port must not address that
        memory cell (for a write or a read) within the clock-to-clock
        setup window. The following lists specifics of port and mem-
        ory cell write conflict resolution.
        If both ports write to the same memory cell
        simultaneously, violating the clock-to-clock setup
        requirement, consider the data stored as invalid.
        If one port attempts a read of the same memory cell
        the other simultaneously writes, violating the
        clock-to-clock setup requirement, the following occurs.
        -
        The write succeeds
        -
        The data out on the writing port accurately reflects
        the data written.
        -
        The data out on the reading port is invalid.
        Conflicts do not cause any physical damage.
        Single Port Timing
        Figure 33 shows a timing diagram for a single port of a block
        SelectRAM+ memory. The block SelectRAM+ AC switching
        characteristics are specified in the data sheet. The block
        SelectRAM+ memory is initially disabled.
        At the first rising edge of the CLK pin, the ADDR, DI, EN,
        WE, and RST pins are sampled. The EN pin is High and the
        WE pin is Low indicating a read operation. The DO bus con-
        tains the contents of the memory location, 0x00, as indi-
        cated by the ADDR bus.
        At the second rising edge of the CLK pin, the ADDR, DI, EN,
        WR, and RST pins are sampled again. The EN and WE pins
        are High indicating a write operation. The DO bus mirrors the
        DI bus. The DI bus is written to the memory location 0x0F.
        At the third rising edge of the CLK pin, the ADDR, DI, EN,
        WR, and RST pins are sampled again. The EN pin is High
        and the WE pin is Low indicating a read operation. The DO
        bus contains the contents of the memory location 0x7E as
        indicated by the ADDR bus.
        At the fourth rising edge of the CLK pin, the ADDR, DI, EN,
        WR, and RST pins are sampled again. The EN pin is Low
        Table 16: Port Address Mapping
        Port
        Width
        Port
        Addresses
        1
        4095...
        1
        5
        1
        4
        1
        3
        1
        2
        1
        0
        9
        0
        8
        0
        7
        0
        6
        0
        5
        0
        4
        0
        3
        0
        2
        0
        1
        0
        2
        2047...
        07
        06
        05
        04
        03
        02
        01
        00
        4
        1023...
        03
        02
        01
        00
        8
        511...
        01
        00
        16
        255...
        00
        相關(guān)PDF資料
        PDF描述
        XC4VLX60-10FF1148I IC FPGA VIRTEX-4LX 1148FFBGA
        AMM30DTKD CONN EDGECARD 60POS DIP .156 SLD
        XC4VLX60-10FFG1148I IC FPGA VIRTEX-4 LX 60K 1148FBGA
        RSC65DRYN-S93 CONN EDGECARD 130PS DIP .100 SLD
        XC4VLX60-11FFG1148C IC FPGA VIRTEX-4 60K 1148-FBGA
        相關(guān)代理商/技術(shù)參數(shù)
        參數(shù)描述
        XCV600E-7FG680I 功能描述:IC FPGA 1.8V I-TEMP 680-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
        XCV600E-7FG900C 功能描述:IC FPGA 1.8V C-TEMP 900-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
        XCV600E-7FG900I 功能描述:IC FPGA 1.8V I-TEMP 900-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
        XCV600E-7HQ240C 功能描述:IC FPGA 1.8V C-TEMP 240-HQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 標(biāo)準(zhǔn)包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計(jì):16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:900-FCBGA(31x31) 其它名稱:122-1789
        XCV600E-7HQ240I 功能描述:IC FPGA 1.8V I-TEMP 240-HQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 標(biāo)準(zhǔn)包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計(jì):16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:900-FCBGA(31x31) 其它名稱:122-1789