• <thead id="cfhkt"><xmp id="cfhkt"><ins id="cfhkt"></ins>
    <small id="cfhkt"><ul id="cfhkt"></ul></small>
  • 參數(shù)資料
    型號: XCV600E-7BG560I
    廠商: Xilinx Inc
    文件頁數(shù): 166/233頁
    文件大?。?/td> 0K
    描述: IC FPGA 1.8V I-TEMP 560-MBGA
    產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
    標(biāo)準(zhǔn)包裝: 1
    系列: Virtex®-E
    LAB/CLB數(shù): 3456
    邏輯元件/單元數(shù): 15552
    RAM 位總計(jì): 294912
    輸入/輸出數(shù): 404
    門數(shù): 985882
    電源電壓: 1.71 V ~ 1.89 V
    安裝類型: 表面貼裝
    工作溫度: -40°C ~ 100°C
    封裝/外殼: 560-LBGA,金屬
    供應(yīng)商設(shè)備封裝: 560-MBGA(42.5x42.5)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁當(dāng)前第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁
    Virtex-E 1.8 V Field Programmable Gate Arrays
    R
    Module 2 of 4
    DS022-2 (v3.0) March 21, 2014
    32
    Production Product Specification
    — OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
    Fundamentals
    Modern bus applications, pioneered by the largest and most
    influential companies in the digital electronics industry, are
    commonly introduced with a new I/O standard tailored spe-
    cifically to the needs of that application. The bus I/O stan-
    dards provide specifications to other vendors who create
    products designed to interface with these applications.
    Each standard often has its own specifications for current,
    voltage, I/O buffering, and termination techniques.
    The ability to provide the flexibility and time-to-market
    advantages of programmable logic is increasingly depen-
    dent on the capability of the programmable logic device to
    support an ever increasing variety of I/O standards
    The SelectI/O resources feature highly configurable input
    and output buffers which provide support for a wide variety
    of I/O standards. As shown in Table 18, each buffer type can
    support a variety of voltage requirements.
    Overview of Supported I/O Standards
    This section provides a brief overview of the I/O standards
    supported by all Virtex-E devices.
    While most I/O standards specify a range of allowed volt-
    ages, this document records typical voltage values only.
    Detailed information on each specification can be found on
    the Electronic Industry Alliance Jedec website at:
    LVTTL — Low-Voltage TTL
    The Low-Voltage TTL, or LVTTL standard is a general pur-
    pose EIA/JESDSA standard for 3.3V applications that uses
    an LVTTL input buffer and a Push-Pull output buffer. This
    standard requires a 3.3V output source voltage (VCCO), but
    does not require the use of a reference voltage (VREF) or a
    termination voltage (VTT).
    LVCMOS2 — Low-Voltage CMOS for 2.5 Volts
    The Low-Voltage CMOS for 2.5 Volts or lower, or LVCMOS2
    standard is an extension of the LVCMOS standard
    (JESD 8.-5) used for general purpose 2.5V applications.
    This standard requires a 2.5V output source voltage
    (VCCO), but does not require the use of a reference voltage
    (VREF) or a board termination voltage (VTT).
    LVCMOS18 — 1.8 V Low Voltage CMOS
    This standard is an extension of the LVCMOS standard. It is
    used in general purpose 1.8 V applications. The use of a
    reference voltage (VREF) or a board termination voltage
    (VTT) is not required.
    PCI — Peripheral Component Interface
    The Peripheral Component Interface, or PCI standard spec-
    ifies support for both 33 MHz and 66 MHz PCI bus applica-
    tions. It uses a LVTTL input buffer and a Push-Pull output
    buffer. This standard does not require the use of a reference
    voltage (VREF) or a board termination voltage (VTT), how-
    ever, it does require a 3.3V output source voltage (VCCO).
    GTL — Gunning Transceiver Logic Terminated
    The Gunning Transceiver Logic, or GTL standard is a
    high-speed bus standard (JESD8.3) invented by Xerox.
    Xilinx has implemented the terminated variation for this
    standard. This standard requires a differential amplifier
    input buffer and a Open Drain output buffer.
    GTL+ — Gunning Transceiver Logic Plus
    The Gunning Transceiver Logic Plus, or GTL+ standard is a
    high-speed bus standard (JESD8.3) first used by the Pen-
    tium Pro processor.
    HSTL — High-Speed Transceiver Logic
    The High-Speed Transceiver Logic, or HSTL standard is a
    general purpose high-speed, 1.5V bus standard sponsored
    by IBM (EIA/JESD 8-6). This standard has four variations or
    classes. SelectI/O devices support Class I, III, and IV. This
    Table 18: Virtex-E Supported I/O Standards
    I/O Standard
    Output
    VCCO
    Input
    VCCO
    Input
    VREF
    Board
    Termination
    Voltage
    (VTT)
    LVTTL
    3.3
    N/A
    LVCMOS2
    2.5
    N/A
    LVCMOS18
    1.8
    N/A
    SSTL3 I & II
    3.3
    N/A
    1.50
    SSTL2 I & II
    2.5
    N/A
    1.25
    GTL
    N/A
    0.80
    1.20
    GTL+
    N/A
    1.0
    1.50
    HSTL I
    1.5
    N/A
    0.75
    HSTL III & IV
    1.5
    N/A
    0.90
    1.50
    CTT
    3.3
    N/A
    1.50
    AGP-2X
    3.3
    N/A
    1.32
    N/A
    PCI33_3
    3.3
    N/A
    PCI66_3
    3.3
    N/A
    BLVDS & LVDS
    2.5
    N/A
    LVPECL
    3.3
    N/A
    相關(guān)PDF資料
    PDF描述
    XCV600E-7BG432I IC FPGA 1.8V I-TEMP 432-MBGA
    AT28C256-15PU IC EEPROM 256KBIT 150NS 28DIP
    XC5VFX70T-2FFG665C IC FPGA VIRTEX-5FX 70K 665-FCBGA
    XC5VSX50T-2FFG1136C IC FPGA VIRTEX-5 50K 1136FBGA
    XC5VSX50T-2FF1136C IC FPGA VIRTEX-5 50K 1136FBGA
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    XCV600E-7FG240C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
    XCV600E-7FG240I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
    XCV600E-7FG676C 功能描述:IC FPGA 1.8V C-TEMP 676-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
    XCV600E-7FG676C0773 制造商:Rochester Electronics LLC 功能描述: 制造商:Xilinx 功能描述:
    XCV600E-7FG676I 功能描述:IC FPGA 1.8V I-TEMP 676-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5