• <fieldset id="frs7k"></fieldset>
    參數(shù)資料
    型號: XCV600E-6FG680C
    廠商: Xilinx Inc
    文件頁數(shù): 63/233頁
    文件大小: 0K
    描述: IC FPGA 1.8V C-TEMP 680-FBGA
    產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
    標(biāo)準(zhǔn)包裝: 1
    系列: Virtex®-E
    LAB/CLB數(shù): 3456
    邏輯元件/單元數(shù): 15552
    RAM 位總計: 294912
    輸入/輸出數(shù): 512
    門數(shù): 985882
    電源電壓: 1.71 V ~ 1.89 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 680-LBGA 裸露焊盤
    供應(yīng)商設(shè)備封裝: 680-FBGA(40x40)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁當(dāng)前第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁
    Virtex-E 1.8 V Field Programmable Gate Arrays
    R
    DS022-4 (v3.0) March 21, 2014
    Module 4 of 4
    Production Product Specification
    69
    — OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
    FG676 Differential Pin Pairs
    Virtex-E devices have differential pin pairs that can also pro-
    vide other functions when not used as a differential pair. A
    in the AO column indicates that the pin pair can be used as
    an asynchronous output for all devices provided in this
    package. Pairs with a note number in the AO column are
    device dependent. They can have asynchronous outputs if
    the pin pair are in the same CLB row and column in the
    device. Numbers in this column refer to footnotes that indi-
    cate which devices have pin pairs than can be asynchro-
    nous outputs. The Other Functions column indicates
    alternative function(s) not available when the pair is used as
    a differential pair or differential clock.
    Table 21: FG676 Differential Pin Pair Summary
    XCV400E, XCV600E
    Pair
    Ban
    k
    P
    Pin
    N
    Pin
    AO
    Other
    Functions
    Global Differential Clock
    3
    0
    E13
    B13
    NA
    IO_DLL_L21N
    2
    1
    C13
    F14
    NA
    IO_DLL_L21P
    1
    5
    AB13
    AF13
    NA
    IO_DLL_L115N
    0
    4
    AA14
    AC14
    NA
    IO_DLL_L115P
    IOLVDS
    Total Pairs: 183, Asynchronous Output Pairs: 97
    00
    F7
    C4
    1
    -
    10
    C5
    G8
    -
    20
    E7
    D6
    VREF
    30
    F8
    A4
    NA
    -
    40
    D7
    B5
    NA
    -
    50
    G9
    E8
    VREF
    60
    F9
    A5
    -
    70
    C7
    D8
    1
    -
    8
    0
    E9
    B7
    1
    VREF
    90
    D9
    A7
    NA
    -
    10
    0
    G10
    B8
    NA
    VREF
    11
    0
    F10
    C9
    -
    12
    0
    E10
    A8
    1
    -
    13
    0
    D10
    G11
    -
    14
    0
    F11
    B10
    -
    15
    0
    E11
    C10
    NA
    -
    16
    0
    D11
    G12
    -
    17
    0
    F12
    C11
    VREF
    18
    0
    E12
    A11
    -
    19
    0
    C12
    D12
    1
    -
    20
    0
    H13
    A12
    1
    VREF
    21
    1
    F14
    B13
    NA
    IO_LVDS_DLL
    22
    1
    F13
    E14
    NA
    -
    23
    1
    A14
    D14
    1
    VREF
    24
    1
    H14
    C14
    1
    -
    25
    1
    C15
    G14
    -
    26
    1
    D15
    E15
    VREF
    27
    1
    F15
    C16
    -
    28
    1
    D16
    G15
    -
    29
    1
    A17
    E16
    -
    30
    1
    E17
    C17
    -
    31
    1
    D17
    F16
    1
    -
    32
    1
    C18
    F17
    -
    33
    1
    G16
    A18
    VREF
    34
    1
    G17
    C19
    -
    35
    1
    B19
    D18
    1
    VREF
    36
    1
    E18
    D19
    1
    -
    37
    1
    B20
    F18
    -
    38
    1
    C20
    G19
    VREF
    39
    1
    E19
    G18
    -
    40
    1
    D20
    A21
    -
    41
    1
    C21
    F19
    VREF
    42
    1
    E20
    B22
    -
    43
    1
    D21
    A23
    2
    -
    44
    1
    E21
    C22
    CS
    45
    2
    E23
    F22
    DIN, D0
    46
    2
    E24
    F20
    -
    47
    2
    G21
    G22
    2
    -
    48
    2
    F24
    H20
    1
    VREF
    49
    2
    E25
    H21
    1
    -
    50
    2
    F23
    G23
    -
    51
    2
    H23
    J20
    VREF
    Table 21: FG676 Differential Pin Pair Summary
    XCV400E, XCV600E
    Pair
    Ban
    k
    P
    Pin
    N
    Pin
    AO
    Other
    Functions
    相關(guān)PDF資料
    PDF描述
    XCV400E-8BG432C IC FPGA 1.8V C-TEMP 432-MBGA
    XCV400E-7FG676I IC FPGA 1.8V I-TEMP 676-FBGA
    XCV400E-7BG560I IC FPGA 1.8V I-TEMP 560-MBGA
    XCV400E-7BG432I IC FPGA 1.8V I-TEMP 432-MBGA
    BR93L66RFVM-WTR IC EEPROM 4KBIT 2MHZ 8MSOP
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    XCV600E-6FG680I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays
    XCV600E-6FG680I0773 制造商:Rochester Electronics LLC 功能描述: 制造商:Xilinx 功能描述:
    XCV600E-6FG900C 功能描述:IC FPGA 1.8V C-TEMP 900-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
    XCV600E-6FG900I 功能描述:IC FPGA 1.8V I-TEMP 900-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
    XCV600E-6HQ240C 功能描述:IC FPGA 1.8V C-TEMP 240-HQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 標(biāo)準(zhǔn)包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計:16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:900-FCBGA(31x31) 其它名稱:122-1789