<label id="61uys"><menu id="61uys"></menu></label>
<big id="61uys"></big><tbody id="61uys"><label id="61uys"></label></tbody><pre id="61uys"><menuitem id="61uys"><abbr id="61uys"></abbr></menuitem></pre>
  • <input id="61uys"></input>
    參數(shù)資料
    型號: XCV50E-7FG256C
    廠商: Xilinx Inc
    文件頁數(shù): 44/233頁
    文件大?。?/td> 0K
    描述: IC FPGA 1.8V C-TEMP 256-FBGA
    產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
    標準包裝: 90
    系列: Virtex®-E
    LAB/CLB數(shù): 384
    邏輯元件/單元數(shù): 1728
    RAM 位總計: 65536
    輸入/輸出數(shù): 176
    門數(shù): 71693
    電源電壓: 1.71 V ~ 1.89 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 256-BGA
    供應(yīng)商設(shè)備封裝: 256-FBGA(17x17)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁當(dāng)前第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁
    Virtex-E 1.8 V Field Programmable Gate Arrays
    R
    Module 4 of 4
    DS022-4 (v3.0) March 21, 2014
    52
    Production Product Specification
    — OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
    1
    IO_L23P_Y
    A17
    1
    IO_L24N_YY
    B17
    1
    IO_VREF_L24P_YY
    A18
    1
    IO_L25N_YY
    D16
    1
    IO_L25P_YY
    C17
    1
    IO_L26N_YY
    B18
    1
    IO_VREF_L26P_YY
    A19
    1
    IO_L27N_YY
    D17
    1
    IO_L27P_YY
    C18
    1
    IO_WRITE_L28N_YY
    A20
    1
    IO_CS_L28P_YY
    C19
    2IO
    D181
    2IO
    E191
    2IO
    E20
    2IO
    F20
    2IO
    G21
    2IO
    G221
    2IO
    J22
    2IO
    L191
    2IO_D3
    K20
    2
    IO_DOUT_BUSY_L29P_YY
    C21
    2
    IO_DIN_D0_L29N_YY
    D20
    2
    IO_L30P_YY
    C22
    2
    IO_L30N_YY
    D21
    2
    IO_VREF_L31P_YY
    D22
    2
    IO_L31N_YY
    E21
    2
    IO_L32P_YY
    E22
    2
    IO_L32N_YY
    F18
    2
    IO_VREF_L33P_YY
    F21
    2
    IO_L33N_YY
    F19
    2
    IO_L34P_Y
    F22
    2
    IO_L34N_Y
    G19
    2
    IO_L35P_Y
    G20
    2
    IO_L35N_Y
    G18
    2
    IO_VREF_L36P_Y
    H18
    2
    IO_D1_L36N_Y
    H22
    Table 18: FG456 — XCV200E and XCV300E
    Bank
    Pin Description
    Pin #
    2
    IO_D2_L37P_YY
    H20
    2
    IO_L37N_YY
    H19
    2
    IO_L38P_YY
    H21
    2
    IO_L38N_YY
    J19
    2
    IO_L39P_YY
    J18
    2
    IO_L39N_YY
    J20
    2
    IO_L40P_Y
    K18
    2
    IO_L40N_Y
    J21
    2
    IO_L41P
    K22
    2
    IO_VREF_L41N
    K21
    2
    IO_L42P_Y
    K19
    2
    IO_L42N_Y
    L22
    2
    IO_L43P_YY
    L21
    2
    IO_L43N_YY
    L18
    2
    IO_L44P_YY
    L17
    2
    IO_L44N_YY
    L20
    3IO
    M211
    3IO
    P22
    3IO
    R201
    3IO
    R22
    3IO
    T19
    3IO
    U181
    3IO
    V20
    3IO
    V21
    3IO
    Y221
    3
    IO_L45P_YY
    M18
    3
    IO_L45N_YY
    M20
    3
    IO_L46P_Y
    M19
    3
    IO_L46N_Y
    M17
    3
    IO_D4_L47P_Y
    N22
    3
    IO_VREF_L47N_Y
    N21
    3
    IO_L48P_YY
    N20
    3
    IO_L48N_YY
    N18
    3
    IO_L49P_YY
    N19
    3
    IO_L49N_YY
    P21
    3
    IO_L50P_YY
    P20
    Table 18: FG456 — XCV200E and XCV300E
    Bank
    Pin Description
    Pin #
    相關(guān)PDF資料
    PDF描述
    828347-2 CONN D-SUB FEM SCREW LOCK KIT
    XCV50E-6FG256I IC FPGA 1.8V I-TEMP 256-FBGA
    XC3S1500-4FGG320I SPARTAN-3A FPGA 1.5M STD 320FBGA
    6-745129-9 CONN FERRULE CRIMP DB9,15,50
    XC3S1500-5FGG320C SPARTAN-3A FPGA 1.5M 320-FBGA
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    XCV50E-7FG256I 功能描述:IC FPGA 1.8V I-TEMP 256-FBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標準包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
    XCV50E-7HQ240C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays
    XCV50E-7HQ240I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
    XCV50E-7PQ240C 功能描述:IC FPGA 1.8V 71K GATES 240-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數(shù):3411 邏輯元件/單元數(shù):43661 RAM 位總計:2138112 輸入/輸出數(shù):358 門數(shù):- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應(yīng)商設(shè)備封裝:676-FBGA(27x27)
    XCV50E-7PQ240I 功能描述:IC FPGA 1.8V I-TEMP 240-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標準包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計:4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5