• <dd id="79awz"></dd>
    參數資料
    型號: XCV400E-6PQ240C
    廠商: Xilinx Inc
    文件頁數: 82/233頁
    文件大?。?/td> 0K
    描述: IC FPGA 1.8V C-TEMP 240-PQFP
    產品變化通告: FPGA Family Discontinuation 18/Apr/2011
    標準包裝: 24
    系列: Virtex®-E
    LAB/CLB數: 2400
    邏輯元件/單元數: 10800
    RAM 位總計: 163840
    輸入/輸出數: 158
    門數: 569952
    電源電壓: 1.71 V ~ 1.89 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 240-BFQFP
    供應商設備封裝: 240-PQFP(32x32)
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁當前第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁
    Virtex-E 1.8 V Field Programmable Gate Arrays
    R
    Module 4 of 4
    DS022-4 (v3.0) March 21, 2014
    86
    Production Product Specification
    — OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
    FG860 Fine-Pitch Ball Grid Array Package
    XCV1000E, XCV1600E, and XCV2000E devices in the
    FG860 fine-pitch Ball Grid Array package have footprint
    compatibility. Pins labeled I0_VREF can be used as either
    in all parts unless device-dependent as indicated in the foot-
    notes. If the pin is not used as VREF, it can be used as gen-
    eral I/O. Immediately following Table 24, see Table 25 for
    Differential Pair information.
    Table 24: FG860 — XCV1000E, XCV1600E, XCV2000E
    Bank
    Pin Description
    Pin #
    0GCK3
    C22
    0IO
    A26
    0IO
    B31
    0IO
    B34
    0IO
    C24
    0IO
    C29
    0IO
    C34
    0IO
    D24
    0IO
    D36
    0IO
    D40
    0IO
    E26
    0IO
    E28
    0IO
    E35
    0
    IO_L0N_Y
    A38
    0
    IO_L0P_Y
    D38
    0
    IO_L1N_Y
    B37
    0
    IO_L1P_Y
    E37
    0
    IO_VREF_L2N_Y
    A37
    0
    IO_L2P_Y
    C39
    0
    IO_L3N_Y
    B36
    0
    IO_L3P_Y
    C38
    0
    IO_L4N_YY
    A36
    0
    IO_L4P_YY
    B35
    0
    IO_VREF_L5N_YY
    A35
    0
    IO_L5P_YY
    D37
    0IO_L6N_Y
    C37
    0
    IO_L6P_Y
    A34
    0
    IO_L7N_Y
    E36
    0
    IO_L7P_Y
    B33
    0
    IO_L8N_YY
    A33
    0
    IO_L8P_YY
    C32
    0
    IO_VREF_L9N_YY
    C36
    0
    IO_L9P_YY
    B32
    0
    IO_L10N_Y
    A32
    0
    IO_L10P_Y
    D35
    0
    IO_VREF_L11N_Y
    C312
    0
    IO_L11P_Y
    C35
    0
    IO_L12N_YY
    E34
    0
    IO_L12P_YY
    A31
    0
    IO_VREF_L13N_YY
    D34
    0
    IO_L13P_YY
    C30
    0
    IO_L14N_Y
    B30
    0
    IO_L14P_Y
    E33
    0
    IO_L15N_Y
    A30
    0
    IO_L15P_Y
    D33
    0
    IO_VREF_L16N_YY
    C33
    0
    IO_L16P_YY
    B29
    0
    IO_L17N_YY
    E32
    0
    IO_L17P_YY
    A29
    0
    IO_L18N_Y
    D32
    0
    IO_L18P_Y
    C28
    0
    IO_L19N_Y
    E31
    0
    IO_L19P_Y
    B28
    0
    IO_L20N_Y
    D31
    0
    IO_L20P_Y
    A28
    0
    IO_L21N_Y
    D30
    0
    IO_L21P_Y
    C27
    0
    IO_L22N_YY
    E29
    0
    IO_L22P_YY
    B27
    0
    IO_VREF_L23N_YY
    D29
    0
    IO_L23P_YY
    A27
    0
    IO_L24N_Y
    C26
    0
    IO_L24P_Y
    D28
    0
    IO_L25N_Y
    B26
    0
    IO_L25P_Y
    F27
    0
    IO_L26N_YY
    E27
    0
    IO_L26P_YY
    C25
    Table 24: FG860 — XCV1000E, XCV1600E, XCV2000E
    Bank
    Pin Description
    Pin #
    相關PDF資料
    PDF描述
    XC5VLX30T-1FFG323C IC FPGA VIRTEX-5LX 30K 323-FCBGA
    XC6SLX150T-3FGG900I IC FPGA SPARTAN 6 147K 900FGGBGA
    XC4VSX25-10FFG668C IC FPGA VIRTEX-4 SX 25K 668FCBGA
    XC2V500-5FG456I IC FPGA VIRTEX-II 456FGBGA
    XC2V500-6FGG456C IC FPGA VIRTEX-II 500K 456-FBGA
    相關代理商/技術參數
    參數描述
    XCV400E-6PQ240C0773 制造商:Rochester Electronics LLC 功能描述: 制造商:Xilinx 功能描述:
    XCV400E-6PQ240I 功能描述:IC FPGA 1.8V I-TEMP 240-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Virtex®-E 產品變化通告:Step Intro and Pkg Change 11/March/2008 標準包裝:1 系列:Virtex®-5 SXT LAB/CLB數:4080 邏輯元件/單元數:52224 RAM 位總計:4866048 輸入/輸出數:480 門數:- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應商設備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
    XCV400E-6PQG240C 制造商:Xilinx 功能描述:FPGA VIRTEX-E 129.6K GATES 10800 CELLS 357MHZ 0.18UM 1.8V 24 - Trays
    XCV400E-7BG240C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
    XCV400E-7BG240I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays