參數(shù)資料
型號: XCS05-3VQ100C
廠商: Xilinx Inc
文件頁數(shù): 36/83頁
文件大?。?/td> 0K
描述: IC FPGA 5V C-TEMP 100-VQFP
標準包裝: 90
系列: Spartan®
LAB/CLB數(shù): 100
邏輯元件/單元數(shù): 238
RAM 位總計: 3200
輸入/輸出數(shù): 77
門數(shù): 5000
電源電壓: 4.75 V ~ 5.25 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 100-TQFP
供應商設備封裝: 100-VQFP(14x14)
Spartan and Spartan-XL FPGA Families Data Sheet
DS060 (v2.0) March 1, 2013
41
Product Specification
R
Product Obsolete/Under Obsolescence
Configuration Switching Characteristics
Master Mode
Slave Mode
DS060_33_080400
TPOR
VCC
PROGRAM
Mode Pins
(Required)
CCLK Output or Input
DONE Response
RE-PROGRAM
I/O
INIT
TPI
TCCLK
TICCK
>300 ns
<300 ns
Symbol
Description
Min
Max
Units
TPOR
Power-on reset
40
130
ms
TPI
Program Latency
30
200
μs per CLB column
TICCK
CCLK (output) delay
40
250
μs
TCCLK
CCLK (output) period, slow
640
2000
ns
TCCLK
CCLK (output) period, fast
100
250
ns
Symbol
Description
Min
Max
Units
TPOR
Power-on reset
10
33
ms
TPI
Program latency
30
200
μs per CLB column
TICCK
CCLK (input) delay (required)
4
-
μs
TCCLK
CCLK (input) period (required)
80
-
ns
相關PDF資料
PDF描述
ASM36DRAS CONN EDGECARD 72POS .156 R/A
XC3S100E-4VQG100I IC FPGA SPARTAN-3E 100K 100-VQFP
24LC08BH-E/ST IC EEPROM 8KBIT 400KHZ 8TSSOP
XC3S50-4PQG208C SPARTAN-3A FPGA 50K STD 208-PQFP
HCC65DRAS-S734 CONN EDGECARD 130PS .100 R/A PCB
相關代理商/技術參數(shù)
參數(shù)描述
XCS05-3VQ100I 功能描述:IC FPGA 5V I-TEMP 100-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場可編程門陣列) 系列:Spartan® 標準包裝:1 系列:Kintex-7 LAB/CLB數(shù):25475 邏輯元件/單元數(shù):326080 RAM 位總計:16404480 輸入/輸出數(shù):350 門數(shù):- 電源電壓:0.97 V ~ 1.03 V 安裝類型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:900-BBGA,F(xiàn)CBGA 供應商設備封裝:900-FCBGA(31x31) 其它名稱:122-1789
XCS05-3VQ144C 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan and Spartan-XL Families Field Programmable Gate Arrays
XCS05-3VQ144I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan and Spartan-XL Families Field Programmable Gate Arrays
XCS05-3VQ208C 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan and Spartan-XL Families Field Programmable Gate Arrays
XCS05-3VQ208I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan and Spartan-XL Families Field Programmable Gate Arrays