參數資料
型號: XC9572XV-7TQ100C
廠商: Xilinx Inc
文件頁數: 2/9頁
文件大?。?/td> 0K
描述: IC CPLD 2.5V ISP 100-TQFP
產品變化通告: Product Discontinuation Notice 14/May/2007
標準包裝: 90
系列: XC9500XV
可編程類型: 系統(tǒng)內可編程
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內部: 2.37 V ~ 2.62 V
邏輯元件/邏輯塊數目: 4
宏單元數: 72
門數: 1600
輸入/輸出數: 72
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 100-LQFP
供應商設備封裝: 100-TQFP(14x14)
包裝: 托盤
XC9572XV High-performance CPLD
2
DS052 (v3.0) June 25, 2007
Product Specification
R
Figure 1: Typical ICC vs. Frequency for XC9572XV
Figure 2: XC9572XV Architecture (Function Block outputs (indicated by the bold line) drive the I/O Blocks directly)
Supported I/O Standards
The XC9572XV CPLD features both LVCMOS and LVTTL
I/O implementations. See Table 1 for I/O standard voltages.
The LVTTL I/O standard is a general purpose EIA/JEDEC
standard for 3.3V applications that use an LVTTL input
buffer and Push-Pull output buffer. The LVCMOS2 standard
is used in 2.5V applications.
XC9500XV CPLDs are also 1.8V I/O compatible. The
X25TO18 setting is provided for generating 1.8V compatible
outputs from a CPLD normally operating in a 2.5V environ-
ment. The default I/O Standard for pads without IOSTAN-
DARD attributes is LVTTL for XC9500XV devices.
In-System Programming Controller
JTAG
Controller
I/O
Blocks
Function
Block 1
Macrocells
1 to 18
Macrocells
1 to 18
Macrocells
1 to 18
Macrocells
1 to 18
JTAG Port
3
54
I/O/GTS
I/O/GSR
I/O/GCK
I/O
2
1
I/O
3
DS052_02_041200
1
Function
Block 2
54
Function
Block 3
54
Function
Block 4
54
18
Fas
t
CONNECT
II
Switch
Matrix
Table 1: IOSTANDARD Options
IOSTANDARD
VCCIO
LVTTL
3.3V
LVCMOS2
2.5V
X25TO18
1.8V
Product Obsolete/Under Obsolescence
相關PDF資料
PDF描述
ECM06DTBT CONN EDGECARD 12POS R/A .156 SLD
A471M15X7RL5UAA CAP CER 470PF 500V 20% X7R AXIAL
TC650BEVUA IC TEMP SNSR/DC FAN CTRLR 8-MSOP
A471M15X7RL5TAA CAP CER 470PF 500V 20% X7R AXIAL
MAX17498AATE+ IC OFF-LINE CONVERTER 16TQFN
相關代理商/技術參數
參數描述
XC9572XV-7TQ100I 制造商:Xilinx 功能描述:
XC9572XV-7VQ44C 功能描述:IC CPLD 2.5V ISP 44-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:XC9500XV 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數目:24 宏單元數:384 門數:9000 輸入/輸出數:173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
XC9572XV-7VQ44I 制造商:Xilinx 功能描述:
XC9572XV-7VQG44C 制造商:Rochester Electronics LLC 功能描述: 制造商:Xilinx 功能描述:
XC9572XVSERIES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:High-performance CPLD