參數(shù)資料
型號: XC9536XV-7PC44C
廠商: Xilinx Inc
文件頁數(shù): 3/9頁
文件大?。?/td> 0K
描述: IC CPLD 2.5V ISP 44-PLCC
產(chǎn)品變化通告: XC4000XL/E, XC9500XV, XC3100A Discontinuance 12/Apr/2010
標準包裝: 26
系列: XC9500XV
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 2.37 V ~ 2.62 V
邏輯元件/邏輯塊數(shù)目: 2
宏單元數(shù): 36
門數(shù): 800
輸入/輸出數(shù): 34
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 44-LCC(J 形引線)
供應商設備封裝: 44-PLCC(16.59x16.59)
包裝: 管件
XC9536XV High-performance CPLD
DS053 (v3.0) June 25, 2007
3
Product Specification
R
Supported I/O Standards
The XC9536XV CPLD features both LVCMOS and LVTTL
I/O implementations. See Table 1 for I/O standard voltages.
The LVTTL I/O standard is a general purpose EIA/JEDEC
standard for 3.3V applications that use an LVTTL input
buffer and Push-Pull output buffer. The LVCMOS2 standard
is used in 2.5V applications.
XC9500XV CPLDs are also 1.8V I/O compatible. The
X25TO18 setting is provided for generating 1.8V compatible
outputs from a CPLD normally operating in a 2.5V environ-
ment. The default I/O Standard for pads without IOSTAN-
DARD attributes is LVTTL for XC9500XV devices.
Table 1: IOSTANDARD Options
IOSTANDARD
VCCIO
LVTTL
3.3V
LVCMOS2
2.5V
X25TO18
1.8V
Product Obsolete/Under Obsolescence
相關PDF資料
PDF描述
GEC06DRYS-S734 CONN EDGECARD 12POS DIP .100 SLD
VI-2VX-CY-F1 CONVERTER MOD DC/DC 5.2V 50W
VE-201-CY-F1 CONVERTER MOD DC/DC 12V 50W
V375A28E400B CONVERTER MOD DC/DC 28V 400W
RMC43DRTH-S13 CONN EDGECARD 86POS .100 EXTEND
相關代理商/技術參數(shù)
參數(shù)描述
XC9536XV-7PC44I 制造商:Xilinx 功能描述:
XC9536XV7VQ44C 制造商:Xilinx 功能描述:
XC9536XV-7VQ44C 功能描述:IC CPLD 2.5V ISP 44-VQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:XC9500XV 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
XC9536XV-7VQ44I 制造商:Xilinx 功能描述:
XC9536XVSERIES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:High-performance CPLD