參數(shù)資料
型號: XC95108-7PC84I
廠商: Xilinx Inc
文件頁數(shù): 6/10頁
文件大?。?/td> 0K
描述: IC CPLD 108 MCELL I-TEMP 84-PLCC
產品變化通告: Product Discontinuation 26/Oct/2011
標準包裝: 15
系列: XC9500
可編程類型: 系統(tǒng)內可編程(最少 10,000 次編程/擦除循環(huán))
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內部: 4.5 V ~ 5.5 V
邏輯元件/邏輯塊數(shù)目: 6
宏單元數(shù): 108
門數(shù): 2400
輸入/輸出數(shù): 69
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 84-LCC(J 形引線)
供應商設備封裝: 84-PLCC
包裝: 管件
其它名稱: 122-1247
XC95108-7PC84I-ND
XC95108 In-System Programmable CPLD
DS066 (v5.0) May 17, 2013
Product Specification
R
– PRODUCT OBSOLETE / UNDER OBSOLESCENCE –
Internal Timing Parameters
Symbol
Parameter
XC95108-7
XC95108-10
XC95108-15
XC95108-20
Units
Min
Max
Min
Max
Min
Max
Min
Max
Buffer Delays
TIN
Input buffer delay
-
2.5
-
3.5
-
4.5
-
6.5
ns
TGCK
GCK buffer delay
-
1.5
-
2.5
-
3.0
-
3.0
ns
TGSR
GSR buffer delay
-
4.5
-
6.0
-
7.5
-
9.5
ns
TGTS
GTS buffer delay
-
5.5
-
6.0
-
11.0
-
16.0
ns
TOUT
Output buffer delay
-
2.5
-
3.0
-
4.5
-
6.5
ns
TEN
Output buffer enable/disable delay
-
0
-
0
-
0
-
0
ns
Product Term Control Delays
TPTCK Product term clock delay
-
3.0
-
3.0
-
2.5
-
2.5
ns
TPTSR Product term set/reset delay
-
2.0
-
2.5
-
3.0
-
3.0
ns
TPTTS Product term 3-state delay
-
4.5
-
3.5
-
5.0
-
5.0
ns
Internal Register and Combinatorial Delays
TPDI
Combinatorial logic propagation delay
-
0.5
-
1.0
-
3.0
-
4.0
ns
TSUI
Register setup time
1.5
-
2.5
-
3.5
-
3.5
-
ns
THI
Register hold time
3.0
-
3.5
-
4.5
-
6.5
-
ns
TCOI
Register clock to output valid time
-
0.5
-
0.5
-
0.5
-
0.5
ns
TAOI
Register async. S/R to output delay
-
6.5
-
7.0
-
8.0
-
8.0
ns
TRAI
Register async. S/R recover before clock
7.5
-
10.0
-
10.0
-
10.0
-
ns
TLOGI
Internal logic delay
-
2.0
-
2.5
-
3.0
-
3.0
ns
TLOGILP Internal low power logic delay
-
10.0
-
11.0
-
11.5
-
11.5
ns
Feedback Delays
TF
FastCONNECT feedback delay
-
8.0
-
9.5
-
11.0
-
13.0
ns
TLF
Function block local feedback delay
-
4.0
-
3.5
-
3.5
-
5.0
ns
Time Adders
TPTA(1) Incremental product term allocator delay
-
1.0
-
1.0
-
1.0
-
1.5
ns
TSLEW Slew-rate limited delay
-
4.0
-
4.5
-
5.0
-
5.5
ns
Notes:
1.
TPTA is multiplied by the span of the function as defined in the XC9500 family data sheet.
相關PDF資料
PDF描述
HMM36DRKF CONN EDGECARD 72POS DIP .156 SLD
TAP336M010GSB CAP TANT 33UF 10V 20% RADIAL
MIC5305-4.75BML TR IC REG LDO 4.75V .15A 6-MLF
BLP55-1012G PWR SUPPLY 55W 12V OUT SINGLE
XC95108-20TQ100I IC CPLD 108 MCELL I-TEMP 100TQFP
相關代理商/技術參數(shù)
參數(shù)描述
XC95108-7PCG84C 制造商:Xilinx 功能描述:XILINX XC95108-7PCG84C CPLD - Rail/Tube 制造商:Xilinx 功能描述:Xilinx XC95108-7PCG84C CPLD
XC95108-7PQ100C 功能描述:IC CPLD 108 MACROCELL 100-PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:XC9500 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
XC95108-7PQ100I 功能描述:IC CPLD 108 MCELL I-TEMP 100PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:XC9500 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
XC95108-7PQ160C 功能描述:IC CPLD 108 MCELL C-TEMP 160PQFP RoHS:否 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:XC9500 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
XC95108-7PQ160C0685 制造商:Xilinx 功能描述: