參數(shù)資料
型號(hào): XC5VLX110T-3FF1136C
廠商: Xilinx Inc
文件頁(yè)數(shù): 80/91頁(yè)
文件大?。?/td> 0K
描述: IC FPGA VIRTEX-5 110K 1136FBGA
產(chǎn)品變化通告: Step Intro and Pkg Change 11/March/2008
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-5 LXT
LAB/CLB數(shù): 8640
邏輯元件/單元數(shù): 110592
RAM 位總計(jì): 5455872
輸入/輸出數(shù): 640
電源電壓: 0.95 V ~ 1.05 V
安裝類(lèi)型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 1136-BBGA,F(xiàn)CBGA
供應(yīng)商設(shè)備封裝: 1136-FCBGA
配用: 568-5088-ND - BOARD DEMO DAC1408D750
HW-V5-ML523-FXT-UNI-G-J-ND - BOARD EVAL FOR VIRTEX-5
HW-V5-ML523-FXT-UNI-G-ND - BOARD EVAL FOR VIRTEX-5
122-1586-ND - BOARD EVAL FOR VIRTEX-5 ML555
HW-V5-ML523-UNI-G-ND - EVALUATION PLATFORM VIRTEX-5
HW-AFX-FF1136-500-G-ND - BOARD DEV VIRTEX 5 FF1136
Virtex-5 FPGA Data Sheet: DC and Switching Characteristics
DS202 (v5.3) May 5, 2010
Product Specification
81
Table 97: Global Clock Setup and Hold With DCM and PLL in Source-Synchronous Mode
Symbol
Description
Device
Speed Grade
Units
-
3
-
2
-
1
Example Data Input Setup and Hold Times Relative to a Forwarded Clock Input Pin,(1) Using DCM, PLL, and Global Clock Buffer. For
situations where clock and data inputs conform to different standards, adjust the setup and hold values accordingly using the values
TPSDCMPLL_0/
TPHDCMPLL_0
No Delay Global Clock and IFF(2) with DCM and
PLL in Source-Synchronous Mode
XC5VLX20T
N/A
0.32
0.56
0.33
0.63
ns
XC5VLX30
0.45
0.54
0.46
0.54
0.46
0.57
ns
XC5VLX30T
0.45
0.54
0.46
0.54
0.46
0.57
ns
XC5VLX50
0.43
0.56
0.44
0.56
0.44
0.59
ns
XC5VLX50T
0.43
0.56
0.44
0.56
0.44
0.59
ns
XC5VLX85
0.40
0.68
0.42
0.68
0.42
0.71
ns
XC5VLX85T
0.39
0.68
0.42
0.68
0.42
0.71
ns
XC5VLX110
0.38
0.74
0.41
0.74
0.41
0.78
ns
XC5VLX110T
0.38
0.74
0.41
0.74
0.41
0.78
ns
XC5VLX155
0.24
1.00
0.29
1.00
0.33
1.04
ns
XC5VLX155T
0.24
1.00
0.29
1.00
0.33
1.04
ns
XC5VLX220
N/A
0.36
1.23
0.38
1.27
ns
XC5VLX220T
N/A
0.36
1.23
0.38
1.27
ns
XC5VLX330
N/A
0.34
1.40
0.37
1.46
ns
XC5VLX330T
N/A
0.36
1.40
0.38
1.46
ns
XC5VSX35T
0.44
0.72
0.46
0.72
0.46
0.75
ns
XC5VSX50T
0.41
0.74
0.43
0.74
0.43
0.77
ns
XC5VSX95T
N/A
0.41
0.98
0.41
1.02
ns
XC5VSX240T
N/A
0.35
1.47
0.38
1.53
ns
相關(guān)PDF資料
PDF描述
XC5VLX110T-2FFG1136I IC FPGA VIRTEX-5 110K 1136FBGA
XC5VLX110T-2FF1136I IC FPGA VIRTEX-5 110K 1136FBGA
XCV1600E-7FG1156C IC FPGA 1.8V C-TEMP 1156-FBGA
GCB120DHBN CONN EDGECARD 240PS P/A .050 SLD
XCV812E-8BG560C IC FPGA 1.8V C-TEMP 560-MBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC5VLX110T-3FF1738C 功能描述:IC FPGA VIRTEX-5 110K 1738FBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-5 LXT 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門(mén)數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類(lèi)型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XC5VLX110T-3FFG1136C 功能描述:IC FPGA VIRTEX-5 110K 1136FBGA RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-5 LXT 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門(mén)數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類(lèi)型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XC5VLX110T-3FFG1738C 功能描述:IC FPGA VIRTEX-5 110K 1738FBGA RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-5 LXT 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門(mén)數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類(lèi)型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XC5VLX155 制造商:XILINX 制造商全稱(chēng):XILINX 功能描述:Virtex-5 Family Overview
XC5VLX155-1FF1153C 制造商:Xilinx 功能描述:FPGA VIRTEX-5 65NM 1V 1153FCBGA - Trays 制造商:Xilinx 功能描述:IC FPGA 800 I/O 1153FCBGA