Virtex-5 FPGA Data Sheet: DC and Switching Characteristics
DS202 (v5.3) May 5, 2010
Product Specification
69
Virtex-5 Device Pin-to-Pin Input Parameter Guidelines
All devices are 100% functionally tested. The representative values for typical pin locations and normal clock loading are
listed in Table 91. Values are expressed in nanoseconds unless otherwise noted.
Table 91: Global Clock Setup and Hold Without DCM or PLL
Symbol
Description
Device
Speed Grade
Units
-3
-2
-1
Input Setup and Hold Time Relative to Global Clock Input Signal for LVCMOS25 Standard.(1)
TPSFD/ TPHFD
Full Delay (Legacy Delay or Default Delay)
Global Clock and IFF(2) without DCM or PLL
XC5VLX20T
N/A
1.63
–0.41
1.86
–0.41
ns
XC5VLX30
1.49
–0.35
1.60
–0.35
1.77
–0.35
ns
XC5VLX30T
1.49
–0.35
1.60
–0.35
1.76
–0.35
ns
XC5VLX50
1.48
–0.30
1.59
–0.30
1.76
–0.30
ns
XC5VLX50T
1.48
–0.30
1.59
–0.30
1.76
–0.30
ns
XC5VLX85
1.75
–0.49
1.89
–0.49
2.09
–0.49
ns
XC5VLX85T
1.75
–0.49
1.89
–0.49
2.09
–0.49
ns
XC5VLX110
1.74
–0.43
1.88
–0.43
2.09
–0.43
ns
XC5VLX110T
1.73
–0.43
1.88
–0.43
2.09
–0.43
ns
XC5VLX155
2.06
–0.50
2.36
–0.50
2.78
–0.49
ns
XC5VLX155T
2.06
–0.50
2.36
–0.50
2.78
–0.49
ns
XC5VLX220
N/A
2.57
–0.74
2.86
–0.74
ns
XC5VLX220T
N/A
2.57
–0.74
2.86
–0.74
ns
XC5VLX330
N/A
2.55
–0.56
2.85
–0.56
ns
XC5VLX330T
N/A
2.57
–0.56
2.86
–0.56
ns
XC5VSX35T
1.47
–0.16
1.59
–0.16
1.76
–0.16
ns
XC5VSX50T
1.62
–0.31
1.74
–0.31
1.93
–0.31
ns
XC5VSX95T
N/A
2.10
–0.44
2.32
–0.44
ns
XC5VSX240T
N/A
2.01
0.18
2.28
0.18
ns
相關(guān)PDF資料
PDF描述
AMC50DRTH-S13 CONN EDGECARD 100POS .100 EXTEND
XC5VLX110T-1FFG1136CES IC FPGA VIRTEX5 ES 110K 1136FBGA
AMC50DREN-S13 CONN EDGECARD 100POS .100 EXTEND
AMC50DREH-S13 CONN EDGECARD 100POS .100 EXTEND
IDT71V321S55J IC SRAM 16KBIT 55NS 52PLCC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC5VLX110T-1FFG1738I 功能描述:IC FPGA VIRTEX-5 110K 1738FBGA RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-5 LXT 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門(mén)數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類(lèi)型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XC5VLX110T-2FF1136C 功能描述:IC FPGA VIRTEX-5 110K 1136FBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-5 LXT 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門(mén)數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類(lèi)型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XC5VLX110T-2FF1136CES 制造商:Xilinx 功能描述:
XC5VLX110T-2FF1136I 功能描述:IC FPGA VIRTEX-5 110K 1136FBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-5 LXT 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門(mén)數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類(lèi)型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XC5VLX110T-2FF1738C 功能描述:IC FPGA VIRTEX-5 110K 1738FBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-5 LXT 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門(mén)數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類(lèi)型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)