<kbd id="lv3lm"></kbd>
  • <kbd id="lv3lm"><dfn id="lv3lm"><dd id="lv3lm"></dd></dfn></kbd>
  • 參數資料
    型號: XC3S1200E-4FTG256C
    廠商: Xilinx Inc
    文件頁數: 66/227頁
    文件大?。?/td> 0K
    描述: IC SPARTAN3E FPGA 1200K 256FTBGA
    標準包裝: 90
    系列: Spartan®-3E
    LAB/CLB數: 2168
    邏輯元件/單元數: 19512
    RAM 位總計: 516096
    輸入/輸出數: 190
    門數: 1200000
    電源電壓: 1.14 V ~ 1.26 V
    安裝類型: 表面貼裝
    工作溫度: 0°C ~ 85°C
    封裝/外殼: 256-LBGA
    供應商設備封裝: 256-FTBGA
    其它名稱: 122-1529
    XC3S1200E-4FTG256C-ND
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁當前第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁
    Spartan-3E FPGA Family: Pinout Descriptions
    DS312 (v4.1) July 19, 2013
    Product Specification
    158
    Differential Pair Labeling
    I/Os with Lxxy_# are part of a differential pair. ‘L’ indicates
    differential capability. The ‘xx’ field is a two-digit integer,
    unique to each bank that identifies a differential pin-pair.
    The ‘y’ field is either ‘P’ for the true signal or ‘N’ for the
    inverted signal in the differential pair. The ‘#’ field is the I/O
    bank number.
    The pin name suffix has the following significance.
    Figure 79 provides a specific example showing a differential
    input to and a differential output from Bank 1.
    ‘L’ indicates that the pin is part of a differential pair.
    ‘xx’ is a two-digit integer, unique for each bank, that
    identifies a differential pin-pair.
    ‘y’ is replaced by ‘P’ for the true signal or ‘N’ for the
    inverted. These two pins form one differential pin-pair.
    ‘#’ is an integer, 0 through 3, indicating the associated
    I/O bank.
    VCCAUX
    Dedicated auxiliary power supply pin. The number of VCCAUX pins depends on the
    package used. All must be connected to +2.5V. See the Powering Spartan-3E
    FPGAs section in Module 2 for details.
    VCCAUX
    VCCINT
    Dedicated internal core logic power supply pin. The number of VCCINT pins
    depends on the package used. All must be connected to +1.2V. See the Powering
    Spartan-3E FPGAs section in Module 2 for details.
    VCCINT
    VCCO
    Along with all the other VCCO pins in the same bank, this pin supplies power to the
    output buffers within the I/O bank and sets the input threshold voltage for some I/O
    standards. See the Powering Spartan-3E FPGAs section in Module 2 for details.
    VCCO_#
    N.C.
    This package pin is not connected in this specific device/package combination but
    may be connected in larger devices in the same package.
    N.C.
    Notes:
    1.
    # = I/O bank number, an integer between 0 and 3.
    2.
    IRDY/TRDY designations are for PCI designs; refer to PCI documentation for details.
    Table 124: Types of Pins on Spartan-3E FPGAs (Cont’d)
    Type / Color
    Code
    Description
    Pin Name(s) in Type(1)
    X-Ref Target - Figure 79
    Figure 79: Differential Pair Labeling
    IO_L38P_1
    IO_L38N_1
    IO_L39P_1
    IO_L39N_1
    Spartan-3E
    FPGA
    DS312-4_00_032409
    Pair Number
    Bank Number
    Positive Polarity
    True Receiver
    Negative Polarity
    Inverted Receiver
    Bank
    1
    Bank 0
    Bank 2
    Bank
    3
    相關PDF資料
    PDF描述
    FAN2503S27X IC REG LDO 2.7V .15A SOT23-5
    FAN2503S26X IC REG LDO 2.6V .15A SOT23-5
    DBM13W3SN CONN DSUB RCPT 13W3 SLD CUP GOLD
    FAN2503S25X IC REG LDO 2.5V .15A SOT23-5
    XC3S700AN-4FGG484C IC SPARTAN-3AN FPGA 700K 484FBGA
    相關代理商/技術參數
    參數描述
    XC3S1200E-4FTG256I 功能描述:IC FPGA SPARTAN3E 1200K 256FTBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3E 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
    XC3S1200E-4PQ208C 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3E FPGA Family
    XC3S1200E-4PQ208I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3E FPGA Family
    XC3S1200E-4PQG208C 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3E FPGA Family
    XC3S1200E-4PQG208I 制造商:XILINX 制造商全稱:XILINX 功能描述:Spartan-3E FPGA Family