
Virtex-II Platform FPGAs: Pinout Information
R
DS031-4 (v3.5) November 5, 2007
Module 4 of 4
Product Specification
165
2
IO_L81P_2/VREF_2
U5
2
IO_L82N_2
V2
2
IO_L82P_2
U2
2
IO_L83N_2
V8
2
IO_L83P_2
W8
2
IO_L84N_2
W7
2
IO_L84P_2
V7
2
IO_L91N_2
W1
2
IO_L91P_2
V1
2
IO_L92N_2
Y11
2
IO_L92P_2
Y12
2
IO_L93N_2
W4
2
IO_L93P_2/VREF_2
V4
2
IO_L94N_2
W2
2
IO_L94P_2
W3
2
IO_L95N_2
Y8
2
IO_L95P_2
Y9
2
IO_L96N_2
W5
2
IO_L96P_2
W6
3
IO_L96N_3
AB8
3
IO_L96P_3
AA8
3
IO_L95N_3
Y3
3
IO_L95P_3
AA3
3
IO_L94N_3
Y6
3
IO_L94P_3
AA6
3
IO_L93N_3/VREF_3
AB9
3
IO_L93P_3
AA9
3
IO_L92N_3
AA1
3
IO_L92P_3
AB1
3
IO_L91N_3
Y5
3
IO_L91P_3
AA5
3
IO_L84N_3
AB10
3
IO_L84P_3
AA10
3
IO_L83N_3
AA2
3
IO_L83P_3
AB2
Table 13: FF1517 BGA — XC2V4000, XC2V6000, and XC2V8000
Bank
Pin Description
Pin Number
No Connect in the XC2V4000
No Connect in the XC2V6000