參數資料
型號: XA3S1600E-4FGG484Q
廠商: Xilinx Inc
文件頁數: 5/37頁
文件大?。?/td> 0K
描述: IC FPGA SPARTAN-3E 1600K 484FBGA
標準包裝: 60
系列: Spartan®-3E XA
LAB/CLB數: 3688
邏輯元件/單元數: 33192
RAM 位總計: 663552
輸入/輸出數: 376
門數: 1600000
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 125°C
封裝/外殼: 484-BBGA
供應商設備封裝: 484-FBGA
DS635 (v2.0) September 9, 2009
Product Specification
13
R
Differential I/O Standards
Table 11: Recommended Operating Conditions for User I/Os Using Differential Signal Standards
IOSTANDARD
Attribute
VCCO for Drivers(1)
VID
VICM
Min (V)
Nom (V)
Max (V)
Min
(mV)
Nom
(mV)
Max
(mV)
Min (V)
Nom (V)
Max (V)
LVDS_25
2.375
2.50
2.625
100
350
600
0.30
1.25
2.20
BLVDS_25
2.375
2.50
2.625
100
350
600
0.30
1.25
2.20
MINI_LVDS_25
2.375
2.50
2.625
200
-
600
0.30
-
2.2
LVPECL_25(2)
Inputs Only
100
800
1000
0.5
1.2
2.0
RSDS_25
2.375
2.50
2.625
100
200
-
0.3
1.20
1.4
DIFF_HSTL_I_18
1.7
1.8
1.9
100
-
0.8
-
1.1
DIFF_HSTL_III_18
1.7
1.8
1.9
100
-
0.8
-
1.1
DIFF_SSTL18_I
1.7
1.8
1.9
100
-
0.7
-
1.1
DIFF_SSTL2_I
2.3
2.5
2.7
100
-
1.0
-
1.5
Notes:
1.
The VCCO rails supply only differential output drivers, not input circuits.
2.
VREF inputs are not used for any of the differential I/O standards.
Table 12: DC Characteristics of User I/Os Using Differential Signal Standards
IOSTANDARD
Attribute
VOD
ΔVOD
VOCM
ΔVOCM
VOH
VOL
Min
(mV)
Typ
(mV)
Max
(mV)
Min
(mV)
Max
(mV)
Min
(V)
Typ
(V)
Max
(V)
Min
(mV)
Max
(mV)
Min
(V)
Max
(V)
LVDS_25
250
350
450
–1.125
–1.375
BLVDS_25
250
350
450
–1.20
MINI_LVDS_25
300
600
–50
1.0
–1.4
–50
RSDS_25
100
400
–1.1
–1.4
––
DIFF_HSTL_I_18
–VCCO – 0.4
0.4
DIFF_HSTL_III_18
–VCCO – 0.4
0.4
DIFF_SSTL18_I
VTT + 0.475
VTT – 0.475
DIFF_SSTL2_I
–VTT + 0.61 VTT – 0.61
Notes:
1.
The numbers in this table are based on the conditions set forth in Table 6, and Table 11.
2.
Output voltage measurements for all differential standards are made with a termination resistor (RT) of 100Ω across the N and P pins of the
differential signal pair. The exception is for BLVDS, shown in Figure 5 below.
3.
At any given time, no more than two of the following differential output standards may be assigned to an I/O bank: LVDS_25, RSDS_25,
MINI_LVDS_25
相關PDF資料
PDF描述
XA3SD3400A-4FGG676I SPARTAN-3ADSP FPGA 3400K 676FBGA
XA6SLX75T-3FGG484Q IC FPGA SPARTAN 6 484FGGBGA
XA95144XL-15CSG144I IC CPLD 144MC 117 I/O 144CSBGA
XAM1808AZCE4 IC ARM PROCESSOR 361NFBGA
XC1765ESOG8C IC PROM SERIAL 65K 8-SOIC
相關代理商/技術參數
參數描述
XA3S200-4FTG256I 功能描述:IC FPGA SPARTAN-3 200K 256-FTBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3 XA 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
XA3S200-4FTG256Q 功能描述:IC FPGA SPARTAN-3 200K 256-FTBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3 XA 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
XA3S200-4PQG208I 功能描述:IC FPGA SPARTAN-3 200K 208-PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3 XA 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
XA3S200-4PQG208Q 功能描述:IC FPGA SPARTAN-3 200K 208-PQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3 XA 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)
XA3S200-4TQG144I 功能描述:IC FPGA SPARTAN-3 200K 144-TQFP RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現場可編程門陣列) 系列:Spartan®-3 XA 標準包裝:40 系列:Spartan® 6 LX LAB/CLB數:3411 邏輯元件/單元數:43661 RAM 位總計:2138112 輸入/輸出數:358 門數:- 電源電壓:1.14 V ~ 1.26 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:676-BGA 供應商設備封裝:676-FBGA(27x27)