參數(shù)資料
型號(hào): UPD703201YGC-XXX-YEU-A
元件分類: 微控制器/微處理器
英文描述: 32-BIT, MROM, 20 MHz, MICROCONTROLLER, PQFP100
封裝: 14 X 14 MM, LEAD FREE, FINE PITCH, PLASTIC, TQFP-100
文件頁(yè)數(shù): 24/341頁(yè)
文件大?。?/td> 3681K
代理商: UPD703201YGC-XXX-YEU-A
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)當(dāng)前第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)第319頁(yè)第320頁(yè)第321頁(yè)第322頁(yè)第323頁(yè)第324頁(yè)第325頁(yè)第326頁(yè)第327頁(yè)第328頁(yè)第329頁(yè)第330頁(yè)第331頁(yè)第332頁(yè)第333頁(yè)第334頁(yè)第335頁(yè)第336頁(yè)第337頁(yè)第338頁(yè)第339頁(yè)第340頁(yè)第341頁(yè)
User’s Manual U15905EJ2V1UD
12
14.1.1
Switching modes between CSI0 and I
2C ...................................................................................333
14.1.2
Switching modes between CSI1 and UART0 ............................................................................334
14.2 Configuration ......................................................................................................................... 334
14.3 Control Registers................................................................................................................... 336
14.4 Operation................................................................................................................................ 342
14.5 Output Pins ............................................................................................................................ 345
14.6 System Configuration Example ........................................................................................... 346
CHAPTER 15 I
2C BUS .......................................................................................................................... 347
15.1 Features.................................................................................................................................. 347
15.1.1
Switching modes between I
2C and CSI0 ...................................................................................348
15.2 Configuration ......................................................................................................................... 351
15.3 Control Registers................................................................................................................... 353
15.4 I
2C Bus Mode Functions........................................................................................................ 364
15.5 I
2C Bus Definitions and Control Methods ........................................................................... 365
15.6 I
2C Interrupt Request (INTIIC) ............................................................................................... 372
15.7 Interrupt Request (INTIIC) Generation Timing and Wait Control...................................... 390
15.8 Address Match Detection Method ....................................................................................... 391
15.9 Error Detection....................................................................................................................... 391
15.10 Extension Code..................................................................................................................... 391
15.11 Arbitration.............................................................................................................................. 392
15.12 Wakeup Function .................................................................................................................. 394
15.13 Communication Reservation ............................................................................................... 395
15.14 Cautions................................................................................................................................. 398
15.15 Communication Operations................................................................................................. 399
15.16 Timing of Data Communication........................................................................................... 401
CHAPTER 16 DMA FUNCTIONS (DMA CONTROLLER) ................................................................. 408
16.1 Features.................................................................................................................................. 408
16.2 Configuration ......................................................................................................................... 409
16.3 Control Registers................................................................................................................... 410
16.3.1
DMA source address registers 0 to 3 (DSA0 to DSA3) .............................................................410
16.3.2
DMA destination address registers 0 to 3 (DDA0 to DDA3) ...................................................... 411
16.3.3
DMA byte count registers 0 to 3 (DBC0 to DBC3) .....................................................................412
16.3.4
DMA addressing control registers 0 to 3 (DADC0 to DADC3) ...................................................413
16.3.5
DMA channel control registers 0 to 3 (DCHC0 to DCHC3)........................................................414
16.3.6
DMA trigger factor registers 0 to 3 (DTFR0 to DTFR3) .............................................................415
16.4 DMA Bus States ..................................................................................................................... 417
16.4.1
Types of bus states ...................................................................................................................417
16.4.2
DMAC bus cycle state transition................................................................................................418
16.5 Transfer Mode ........................................................................................................................ 419
16.5.1
Single transfer mode .................................................................................................................419
16.6 Transfer Types ....................................................................................................................... 419
16.6.1
Two-cycle transfer .....................................................................................................................419
相關(guān)PDF資料
PDF描述
UPD703270GF-XXX-JBT 32-BIT, MROM, 20 MHz, RISC MICROCONTROLLER, PQFP100
UPD70F3008GJ-33-8EU 32-BIT, FLASH, 33 MHz, MICROCONTROLLER, PQFP144
UPD70F3017AYF1-EA6-A 32-BIT, FLASH, 20 MHz, MICROCONTROLLER, PBGA121
UPD70F3015BGC-8EU-A 32-BIT, FLASH, 20 MHz, MICROCONTROLLER, PQFP100
UPD70F3038F1-EN2 32-BIT, FLASH, 20 MHz, MICROCONTROLLER, PBGA180
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
UPD703204 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD703204F1-XXX-EA6 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD703204Y 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD703204YF1-XXX-EA6 制造商:NEC 制造商全稱:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD703208 制造商:NEC 制造商全稱:NEC 功能描述:32-Bit Single-Chip Microcontrollers