
List of Illustrations
vii
August 2007
SLES141B
List of Illustrations
Figure
Title
Page
11
Functional Block Diagram
4
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
12
Terminal Assignments Diagram
5
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
21
Analog Processors and A/D Converters
9
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
22
Digital Video Processor Block Diagram
11
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
23
Composite and S-Video Processor Block Diagram
12
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
24
Color Low-Pass Filter Frequency Response
13
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
25
Color Low-Pass Filter With Filter Characteristics, NTSC/PAL ITU-R BT.601 Sampling
13
. . . . . . . . .
26
Chroma Trap Filter Frequency Response, NTSC ITU-R BT.601 Sampling
13
. . . . . . . . . . . . . . . . . . . .
27
Chroma Trap Filter Frequency Response, PAL ITU-R BT.601 Sampling
13
. . . . . . . . . . . . . . . . . . . . . .
28
Luminance Edge-Enhancer Peaking Block Diagram
14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
29
Peaking Filter Response, NTSC/PAL ITU-R BT.601 Sampling
14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
210
Y Component Gain, Offset, Limit
15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
211
CbCr Component Gain, Offset, Limit
15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
212
Reference Clock Configurations
16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
213
RTC Timing
16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
214
Vertical Synchronization Signals for 525-Line System
18
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
215
Vertical Synchronization Signals for 625-Line System
19
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
216
Horizontal Synchronization Signals for 10-Bit 4:2:2 Mode
20
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
217
Horizontal Synchronization Signals for 20-Bit 4:2:2 Mode
21
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
218
VSYNC Position With Respect to HSYNC
22
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
219
VBUS Access
24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
220
Reset Timing
27
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
221
Teletext Filter Function
66
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
31
Clocks, Video Data, and Sync Timing
87
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
32
I2C Host Port Timing
88
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
51
Example Application Circuit
93
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .