參數(shù)資料
型號: S29JL032H60TAI322
廠商: SPANSION LLC
元件分類: DRAM
英文描述: 32M BIT CMOS 3.0V FLASH MEMORY
中文描述: 2M X 16 FLASH 3V PROM, 60 ns, PDSO48
封裝: MO-142DD, TSOP-48
文件頁數(shù): 41/66頁
文件大?。?/td> 1556K
代理商: S29JL032H60TAI322
2005
3
9
S29JL032HA11
S29JL032H
41
A D V A N C E I N F O R M A T I O N
ライト動作ステータス
デバイスは,プログラムまたはイレーズ動作の狀態(tài)を調(diào)べるビット(
DQ2
,
DQ3
,
DQ5
,
DQ6
および
DQ7
)を用意しています。これらのビットの機能について,表
14
および下記
のサブセクションで説明します。
DQ7
DQ6
は,それぞれ,プログラムまたはイレーズ
動作が完了しているか,実行中であるかを調(diào)べる手段となります。また,デバイスはハー
ドウェアによる出力信號(
RY / BY#
)を生成します。
これにより,自動プログラムまたは
イレーズ動作が実行中であるか,完了しているかを調(diào)べることができます。
DQ7
Data#
ポーリング
Data#
ポーリングビット(
DQ7
)は,自動プログラムまたはイレーズアルゴリズムが実行
中であるか,完了しているか,あるいは,バンクがイレーズサスペンドモードになってい
るかをホストシステムに示します。
Data#
ポーリングは,コマンドシーケンスの最後の
WE#
パルスの立上りの後に有効になります。
自動プログラムアルゴリズムが実行されている間,デバイスは
DQ7
にプログラムされた
データの補數(shù)を
DQ7
に出力します。この
DQ7
狀態(tài)は,イレーズサスペンドモード時のプ
ログラミングにも當てはまります。自動プログラムアルゴリズムが完了すると,デバイス
DQ7
にプログラムされたデータを出力します。有効なステータス情報を
DQ7
からリー
ドするため,システムはプログラムアドレスを指定する必要があります。プログラムアド
レスがプロテクトされたセクタ內(nèi)のアドレスである場合,
DQ7
Data#
ポーリングは約
1 μs
の間アクティブになり,その後,バンクはリードモードに戻ります。
自動イレーズアルゴリズムを?qū)g行している間,
Data#
ポーリングの
DQ7
は「
0
」を出力
します。自動イレーズアルゴリズムが完了するか,バンクがイレーズサスペンドモードに
入ると,
Data#
ポーリングの
DQ7
は「
1
」を出力します。有効なステータス情報を
DQ7
からリードするため,システムは,消去の対象として選択されたいずれかのセクタ內(nèi)にあ
るアドレスを指定する必要があります。
イレーズコマンドシーケンスをライトした後,消去用として選択されたセクタがすべてプ
ロテクトされていると,
DQ7
Data#
ポーリングは約
100 μs
の間アクティブとなり,
その後,バンクはリードモードに戻ります。選択されたセクタのすべてがプロテクトされ
ているわけではない場合,自動イレーズアルゴリズムはプロテクトされていないセクタの
みを消去し,プロテクトされているセクタは無視します。ただし,プロテクトされたセク
タ內(nèi)にあるアドレスの
DQ7
をシステムがリードすると,ステータス情報が有効でない場合
があります。
DQ7
が補數(shù)から真のデータに変わったことを検出したら,次のリードサイクルで
DQ15
DQ0
(×
8
専用デバイスの場合は,
DQ7
DQ0
)から有効なデータをリードすることが
できます。出力イネーブル(
OE#
)が
Low
にアサートされていると,自動プログラムま
たはイレーズ動作が完了する直前に,
DQ7
DQ15
DQ0
(×
8
専用デバイスの場合は,
DQ7
DQ0
)と非同期的に変化することがあります。つまり,
DQ7
への出力がステータ
ス情報ではなく,有効なデータの出力に切り替わる場合があります。システムが
DQ7
出力
をサンプリングするタイミングによっては,ステータス情報または有効なデータのいずれ
かをリードすることになります。また,デバイスがプログラムまたはイレーズ動作を完了
し,
DQ7
に有効なデータが出力されている場合でも,
DQ15
DQ0
から出力されるデー
タが無効のままである場合があります。ただし,次のリードサイクル時に,有効なデータ
DQ15
DQ0
(×
8
専用デバイスの場合は
DQ7
DQ0
)に出力されます。
Data#
ポーリングの出力(
DQ7
)を表
14
に示します。また,図
5
Data#
ポーリング
のアルゴリズムを示します。
Data#
ポーリングのタイミング図については,「
AC
特性」の
セクションの図
21
を參照してください。
相關PDF資料
PDF描述
S29JL032H60TAI323 32M BIT CMOS 3.0V FLASH MEMORY
S29JL032H60TAI410 32M BIT CMOS 3.0V FLASH MEMORY
S29JL032H60TAI411 32M BIT CMOS 3.0V FLASH MEMORY
S29JL032H60TAI412 32M BIT CMOS 3.0V FLASH MEMORY
S29JL032H60TAI413 32M BIT CMOS 3.0V FLASH MEMORY
相關代理商/技術參數(shù)
參數(shù)描述
S29JL032H60TAI323 制造商:SPANSION 制造商全稱:SPANSION 功能描述:32M BIT CMOS 3.0V FLASH MEMORY
S29JL032H60TAI410 制造商:SPANSION 制造商全稱:SPANSION 功能描述:32M BIT CMOS 3.0V FLASH MEMORY
S29JL032H60TAI411 制造商:SPANSION 制造商全稱:SPANSION 功能描述:32M BIT CMOS 3.0V FLASH MEMORY
S29JL032H60TAI412 制造商:SPANSION 制造商全稱:SPANSION 功能描述:32M BIT CMOS 3.0V FLASH MEMORY
S29JL032H60TAI413 制造商:SPANSION 制造商全稱:SPANSION 功能描述:32M BIT CMOS 3.0V FLASH MEMORY