• <thead id="5hn2k"><sup id="5hn2k"></sup></thead><nobr id="5hn2k"></nobr>
      <nobr id="5hn2k"><div id="5hn2k"></div></nobr>
        參數(shù)資料
        型號: PSD8543V20MIT
        廠商: 意法半導(dǎo)體
        英文描述: Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        中文描述: Flash在系統(tǒng)可編程ISP的外設(shè)的8位微控制器
        文件頁數(shù): 85/110頁
        文件大?。?/td> 1737K
        代理商: PSD8543V20MIT
        85/110
        PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
        Table 52. CPLD Macrocell Asynchronous Clock Mode Timing (3V devices)
        Symbol
        Parameter
        Conditions
        -12
        -15
        -20
        PT
        Aloc
        Turbo
        Off
        Slew
        Rate
        Unit
        Min
        Max
        Min
        Max
        Min
        Max
        f
        MAXA
        Maximum
        Frequency
        External
        Feedback
        1/(t
        SA
        +t
        COA
        )
        21.7
        19.2
        16.9
        MHz
        Maximum
        Frequency
        Internal
        Feedback
        (f
        CNTA
        )
        1/(t
        SA
        +t
        COA
        –10)
        27.8
        23.8
        20.4
        MHz
        Maximum
        Frequency
        Pipelined Data
        1/(t
        CHA
        +t
        CLA
        )
        33.3
        27
        24.4
        MHz
        t
        SA
        Input Setup
        Time
        10
        12
        13
        + 4
        + 20
        ns
        t
        HA
        Input Hold Time
        12
        15
        17
        ns
        t
        CHA
        Clock High Time
        17
        22
        25
        + 20
        ns
        t
        CLA
        Clock Low Time
        13
        15
        16
        + 20
        ns
        t
        COA
        Clock to Output
        Delay
        36
        40
        46
        + 20
        – 6
        ns
        t
        ARD
        CPLD Array
        Delay
        Any macrocell
        25
        29
        33
        + 4
        ns
        t
        MINA
        Minimum Clock
        Period
        1/f
        CNTA
        36
        42
        49
        ns
        相關(guān)PDF資料
        PDF描述
        PSD9543V20MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD8334V20MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD9334V20MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD8534V20MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD9534V20MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        相關(guān)代理商/技術(shù)參數(shù)
        參數(shù)描述
        PSD854F2-15J 制造商:STMicroelectronics 功能描述:4556DIE2HR - Trays
        PSD854F2-70J 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 2M 70ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
        PSD854F2-70M 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 2M 70ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
        PSD854F2-90J 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
        PSD854F2-90JI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100