• <code id="nnr6a"><tr id="nnr6a"></tr></code><rt id="nnr6a"><tr id="nnr6a"><noframes id="nnr6a">
    參數(shù)資料
    型號(hào): PSD833F3-15
    廠(chǎng)商: 意法半導(dǎo)體
    英文描述: Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    中文描述: Flash在系統(tǒng)可編程(ISP)的周邊8位MCU,5V的
    文件頁(yè)數(shù): 89/110頁(yè)
    文件大?。?/td> 1737K
    代理商: PSD833F3-15
    89/110
    PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
    Table 56. READ Timing (3V devices)
    Note: 1. RD timing has the same timing as DS, LDS, UDS, and PSEN signals.
    2. RD and PSEN have the same timing for 8031.
    3. Any input used to select an internal PSD function.
    4. In multiplexed mode latched address generated from ADIO delay to address output on any Port.
    5. RD timing has the same timing as DS, LDS, and UDS signals.
    Symbol
    Parameter
    Conditions
    -12
    -15
    -20
    Turbo
    Off
    Unit
    Min
    Max
    Min
    Max
    Min
    Max
    t
    LVLX
    ALE or AS Pulse Width
    26
    26
    30
    ns
    t
    AVLX
    Address Setup Time
    (Note
    3
    )
    9
    10
    12
    ns
    t
    LXAX
    Address Hold Time
    (Note
    3
    )
    9
    12
    14
    ns
    t
    AVQV
    Address Valid to Data Valid
    (Note
    3
    )
    120
    150
    200
    + 20
    ns
    t
    SLQV
    CS Valid to Data Valid
    120
    150
    200
    ns
    t
    RLQV
    RD to Data Valid 8-Bit Bus
    (Note
    5
    )
    35
    35
    40
    ns
    RD or PSEN to Data Valid 8-Bit Bus,
    8031, 80251
    (Note
    2
    )
    45
    50
    55
    ns
    t
    RHQX
    RD Data Hold Time
    (Note
    1
    )
    0
    0
    0
    ns
    t
    RLRH
    RD Pulse Width
    38
    40
    45
    ns
    t
    RHQZ
    RD to Data High-Z
    (Note
    1
    )
    38
    40
    45
    ns
    t
    EHEL
    E Pulse Width
    40
    45
    52
    ns
    t
    THEH
    R/W Setup Time to Enable
    15
    18
    20
    ns
    t
    ELTL
    R/W Hold Time After Enable
    0
    0
    0
    ns
    t
    AVPV
    Address Input Valid to
    Address Output Delay
    (Note
    4
    )
    33
    35
    40
    ns
    相關(guān)PDF資料
    PDF描述
    PSD833F3-20 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    PSD833F3-70 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    PSD833F3-90 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    PSD833F3V-12 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    PSD833F3V-15 Flash In-System Programmable (ISP) Peripherals for 8-bit MCUs, 5V
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    PSD834F2-15M 制造商:STMicroelectronics 功能描述:Flash In-System Programmable Peripherals 52-Pin PQFP
    PSD834F2-70J 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 2M 70ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD834F2-70M 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 5.0V 2M 70ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
    PSD834F2-90J 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
    PSD834F2-90JI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100