<center id="zav2s"></center>

      1. 收藏本站
        • 您好,
          買(mǎi)賣(mài)IC網(wǎng)歡迎您。
        • 請(qǐng)登錄
        • 免費(fèi)注冊(cè)
        • 我的買(mǎi)賣(mài)
        • 新采購(gòu)0
        • VIP會(huì)員服務(wù)
        • [北京]010-87982920
        • [深圳]0755-82701186
        • 網(wǎng)站導(dǎo)航
        發(fā)布緊急采購(gòu)
        • IC現(xiàn)貨
        • IC急購(gòu)
        • 電子元器件
        VIP會(huì)員服務(wù)
        • 您現(xiàn)在的位置:買(mǎi)賣(mài)IC網(wǎng) > PDF目錄376296 > PSD8333V70JIT (意法半導(dǎo)體) Flash In-System Programmable ISP Peripherals For 8-bit MCUs PDF資料下載
        參數(shù)資料
        型號(hào): PSD8333V70JIT
        廠商: 意法半導(dǎo)體
        英文描述: Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        中文描述: Flash在系統(tǒng)可編程ISP的外設(shè)的8位微控制器
        文件頁(yè)數(shù): 63/110頁(yè)
        文件大?。?/td> 1737K
        代理商: PSD8333V70JIT
        第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)當(dāng)前第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)
        63/110
        PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
        Automatic Power-down (APD) Unit and Power-down Mode
        The APD Unit, shown in Figure
        32
        , puts the PSD
        into Power-down mode by monitoring the activity
        of Address Strobe (ALE/AS, PD0). If the APD Unit
        is enabled, as soon as activity on Address Strobe
        (ALE/AS, PD0) stops, a four bit counter starts
        counting. If Address Strobe (ALE/AS, PD0) re-
        mains inactive for fifteen clock periods of CLKIN
        (PD1), Power-down (PDN) goes High, and the
        PSD enters Power-down mode, as discussed
        next.
        Power-down Mode.
        By default, if you enable the
        APD Unit, Power-down mode is automatically en-
        abled. The device enters Power-down mode if Ad-
        dress Strobe (ALE/AS, PD0) remains inactive for
        fifteen periods of CLKIN (PD1).
        The following should be kept in mind when the
        PSD is in Power-down mode:
        –
        If Address Strobe (ALE/AS, PD0) starts
        pulsing again, the PSD returns to normal
        Operating mode. The PSD also returns to
        normal Operating mode if either PSD Chip
        Select Input (CSI, PD2) is Low or the Reset
        (RESET) input is High.
        –
        The MCU address/data bus is blocked from all
        memory and PLDs.
        –
        Various signals can be blocked (prior to
        Power-down mode) from entering the PLDs by
        setting the appropriate bits in the PMMR
        registers. The blocked signals include MCU
        control signals and the common CLKIN (PD1).
        Note that blocking CLKIN (PD1) from the
        PLDs does not block CLKIN (PD1) from the
        APD Unit.
        All PSD memories enter Standby mode and
        are drawing standby current. However, the
        PLD and I/O ports blocks do
        not
        go into
        Standby Mode because you don’t want to
        have to wait for the logic and I/O to “wake-up”
        before their outputs can change. See Table
        28
        for Power-down mode effects on PSD ports.
        Typical standby current is of the order of
        microamperes. These standby current values
        assume that there are no transitions on any
        PLD input.
        –
        –
        Table 28. Power-down Mode’s Effect on Ports
        Figure 32. APD Unit
        Table 29. PSD Timing and Stand-by Current during Power-down Mode
        Note: 1. Power-down does not affect the operation of the PLD. The PLD operation in this mode is based only on the Turbo Bit.
        2. Typical current consumption assuming no PLD inputs are changing state and the PLD Turbo Bit is ’0.’
        Port Function
        Pin Level
        MCU I/O
        No Change
        PLD Out
        No Change
        Address Out
        Undefined
        Data Port
        Tri-State
        Peripheral I/O
        Tri-State
        Mode
        PLD Propagation
        Delay
        Memory
        Access Time
        Access Recovery Time
        to Normal Access
        Typical Stand-by Current
        5V V
        CC
        3V V
        CC
        Power-down
        Normal t
        PD
        (Note
        1
        )
        No Access
        t
        LVDV
        75μA (Note
        2
        )
        25μA (Note
        2
        )
        APD EN
        PMMR0 BIT 1=1
        ALE
        RESET
        CSI
        CLKIN
        TRANSITION
        DETECTION
        EDGE
        DETECT
        APD
        COUNTER
        POWER DOWN
        (PDN)
        SELECT
        DISABLE BUS
        INTERFACE
        EEPROM SELECT
        FLASH SELECT
        SRAM SELECT
        PD
        CLR
        PD
        DISABLE
        FLASH/EEPROM/SRAM
        PLD
        AI02891
        相關(guān)PDF資料
        PDF描述
        PSD9333V70JIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD8533V70JIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD9533V70JIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD8143V70JIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        PSD9143V70JIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
        相關(guān)代理商/技術(shù)參數(shù)
        參數(shù)描述
        PSD833F2-90J 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
        PSD833F2-90JI 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
        PSD833F2-90M 功能描述:SPLD - 簡(jiǎn)單可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池?cái)?shù)量:10 最大工作頻率:66 MHz 延遲時(shí)間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風(fēng)格:Through Hole 封裝 / 箱體:DIP-24
        PSD833F2-90MI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 5.0V 1M 90ns RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
        PSD834F2-15M 制造商:STMicroelectronics 功能描述:Flash In-System Programmable Peripherals 52-Pin PQFP
        發(fā)布緊急采購(gòu),3分鐘左右您將得到回復(fù)。

        采購(gòu)需求

        (若只采購(gòu)一條型號(hào),填寫(xiě)一行即可)

        發(fā)布成功!您可以繼續(xù)發(fā)布采購(gòu)。也可以進(jìn)入我的后臺(tái),查看報(bào)價(jià)

        發(fā)布成功!您可以繼續(xù)發(fā)布采購(gòu)。也可以進(jìn)入我的后臺(tái),查看報(bào)價(jià)

        *型號(hào) *數(shù)量 廠商 批號(hào) 封裝
        添加更多采購(gòu)

        我的聯(lián)系方式

        *
        *
        *
        • VIP會(huì)員服務(wù) |
        • 廣告服務(wù) |
        • 付款方式 |
        • 聯(lián)系我們 |
        • 招聘銷(xiāo)售 |
        • 免責(zé)條款 |
        • 網(wǎng)站地圖

        感谢您访问我们的网站,您可能还对以下资源感兴趣:

        三级特黄60分钟在线观看,美女在线永久免费网站,边吃奶边摸下很爽视频,娇妻在厨房被朋友玩得呻吟`

        <rp id="lgxip"><sub id="lgxip"><form id="lgxip"></form></sub></rp>