• <li id="u80lw"><dd id="u80lw"><strong id="u80lw"></strong></dd></li>

      收藏本站
      • 您好,
        買賣IC網(wǎng)歡迎您。
      • 請登錄
      • 免費注冊
      • 我的買賣
      • 新采購0
      • VIP會員服務
      • [北京]010-87982920
      • [深圳]0755-82701186
      • 網(wǎng)站導航
      發(fā)布緊急采購
      • IC現(xiàn)貨
      • IC急購
      • 電子元器件
      VIP會員服務
      • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄368214 > PSD4235F1V-20U (意法半導體) Flash In-System-Programmable Peripherals for 16-Bit MCUs PDF資料下載
      參數(shù)資料
      型號: PSD4235F1V-20U
      廠商: 意法半導體
      英文描述: Flash In-System-Programmable Peripherals for 16-Bit MCUs
      中文描述: Flash在系統(tǒng)可編程外設的16位微控制器
      文件頁數(shù): 65/93頁
      文件大小: 503K
      代理商: PSD4235F1V-20U
      第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁當前第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁
      PSD4000 Series
      Preliminary Information
      62
      9.6.1 Standard JTAG Signals
      The JTAG configuration bit (non-volatile) inside the PSD can be set by the user in the
      PSDsoft. Once this bit is set and programmed in the PSD, the JTAG pins are dedicated to
      JTAG at all times and is in compliance with IEEE 1149.1. After power up the standard
      JTAG signals (TDI, TDO TCK and TMS) are inputs, waiting for a serial command from an
      external JTAG controller device (such as FlashLink or Automated Test Equipment). When
      the enabling command is received from the external JTAG controller, TDO becomes an
      output and the JTAG channel is fully functional inside the PSD. The same command that
      enables the JTAG channel may optionally enable the two additional JTAG pins, TSTAT
      and TERR.
      The PSD4000 supports JTAG ISP commands, but not Boundary Scan. ST
      ’
      s PSDsoft
      software tool and FlashLink JTAG programming cable implement these JTAG-ISP
      commands.
      9.6.2 JTAG Extensions
      TSTAT and TERR are two JTAG extension signals enabled by a JTAG command received
      over the four standard JTAG pins (TMS, TCK, TDI, and TDO). They are used to speed
      programming and erase functions by indicating status on PSD pins instead of
      having to scan the status out serially using the standard JTAG channel. See Application
      Note 54.
      TERR will indicate if an error has occurred when erasing a sector or programming a byte in
      Flash memory. This signal will go low (active) when an error condition occurs, and stay
      low until a special JTAG command is executed or a chip reset pulse is received after an
      “
      ISC-DISABLE
      ”
      command.
      TSTAT behaves the same as the Rdy/Bsy signal described in section 9.1.1.2. TSTAT will
      be high when the PSD4000 device is in read array mode (Flash memory and Boot Block
      contents can be read). TSTAT will be low when Flash memory programming or erase
      cycles are in progress, and also when data is being written to the Secondary Flash Block.
      TSTAT and TERR can be configured as open-drain type signals with a JTAG command.
      9.6.3 Security and Flash Memories Protection
      When the security bit is set, the device cannot be read on a device programmer or through
      the JTAG Port. When using the JTAG Port, only a full chip erase command is allowed.
      All other program/erase/verify commands are blocked. Full chip erase returns the part to a
      non-secured blank state. The Security Bit can be set in PSDsoft.
      All Flash Memory and Boot sectors can individually be sector protected against erasures.
      The sector protect bits can be set in PSDsoft.
      The
      PSD4000
      Functional
      Blocks
      (cont.)
      相關PDF資料
      PDF描述
      PSD4235F1V-20UI Tantalum Capacitor; Capacitance:6.8uF; Capacitance Tolerance:+/- 10 %; Working Voltage, DC:20V; Package/Case:3062-28; Terminal Type:PCB SMT; ESR:2ohm; Leaded Process Compatible:Yes; Operating Temp. Max:85 C
      PSD4235F1V-70B81 Flash In-System-Programmable Peripherals for 16-Bit MCUs
      PSD4235F1V-70B81I Flash In-System-Programmable Peripherals for 16-Bit MCUs
      PSD4235F1V-A-12UI Flash In-System-Programmable Peripherals for 16-Bit MCUs
      PSD4235F1V-A-15B81 Flash In-System-Programmable Peripherals for 16-Bit MCUs
      相關代理商/技術參數(shù)
      參數(shù)描述
      PSD4235G2-70U 功能描述:SPLD - 簡單可編程邏輯器件 5.0V 4M 70ns RoHS:否 制造商:Texas Instruments 邏輯系列:TICPAL22V10Z 大電池數(shù)量:10 最大工作頻率:66 MHz 延遲時間:25 ns 工作電源電壓:4.75 V to 5.25 V 電源電流:100 uA 最大工作溫度:+ 75 C 最小工作溫度:0 C 安裝風格:Through Hole 封裝 / 箱體:DIP-24
      PSD4235G2-90U 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 4M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
      PSD4235G2-90UI 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 4M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
      PSD4235G2V-12UI 功能描述:CPLD - 復雜可編程邏輯器件 3.3V 4M 120ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
      PSD4235G2V-90U 功能描述:CPLD - 復雜可編程邏輯器件 3.3V 4M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
      發(fā)布緊急采購,3分鐘左右您將得到回復。

      采購需求

      (若只采購一條型號,填寫一行即可)

      發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

      發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

      *型號 *數(shù)量 廠商 批號 封裝
      添加更多采購

      我的聯(lián)系方式

      *
      *
      *
      • VIP會員服務 |
      • 廣告服務 |
      • 付款方式 |
      • 聯(lián)系我們 |
      • 招聘銷售 |
      • 免責條款 |
      • 網(wǎng)站地圖

      感谢您访问我们的网站,您可能还对以下资源感兴趣:

      三级特黄60分钟在线观看,美女在线永久免费网站,边吃奶边摸下很爽视频,娇妻在厨房被朋友玩得呻吟`
      1. <label id="m8hy6"><legend id="m8hy6"><li id="m8hy6"></li></legend></label>

          <li id="m8hy6"></li>