參數(shù)資料
      型號: PIC18LF66K80-I/PT
      廠商: Microchip Technology
      文件頁數(shù): 270/351頁
      文件大?。?/td> 0K
      描述: MCU PIC ECAN 64KB FLASH 64TQFP
      產(chǎn)品培訓(xùn)模塊: 8-bit PIC® Microcontroller Portfolio
      標(biāo)準(zhǔn)包裝: 160
      系列: PIC® XLP™ 18F
      核心處理器: PIC
      芯體尺寸: 8-位
      速度: 64MHz
      連通性: ECAN,I²C,LIN,SPI,UART/USART
      外圍設(shè)備: 欠壓檢測/復(fù)位,LVD,POR,PWM,WDT
      輸入/輸出數(shù): 54
      程序存儲器容量: 64KB(32K x 16)
      程序存儲器類型: 閃存
      EEPROM 大?。?/td> 1K x 8
      RAM 容量: 3.6K x 8
      電壓 - 電源 (Vcc/Vdd): 1.8 V ~ 3.6 V
      數(shù)據(jù)轉(zhuǎn)換器: A/D 11x12b
      振蕩器型: 內(nèi)部
      工作溫度: -40°C ~ 85°C
      封裝/外殼: 64-TQFP
      包裝: 托盤
      第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁當(dāng)前第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁
      2010-2012 Microchip Technology Inc.
      DS39977F-page 341
      PIC18F66K80 FAMILY
      22.2.3
      AUTO-BAUD RATE DETECT
      The Enhanced USARTx modules support the auto-
      matic detection and calibration of baud rate. This
      feature is active only in Asynchronous mode and while
      the WUE bit is clear.
      The automatic baud rate measurement sequence
      (Figure 22-1) begins whenever a Start bit is received
      and the ABDEN bit is set. The calculation is
      self-averaging.
      In the Auto-Baud Rate Detect (ABD) mode, the clock to
      the BRG is reversed. Rather than the BRG clocking the
      incoming RXx signal, the RXx signal is timing the BRG.
      In ABD mode, the internal Baud Rate Generator is
      used as a counter to time the bit period of the incoming
      serial byte stream.
      Once the ABDEN bit is set, the state machine will clear
      the BRG and look for a Start bit. The Auto-Baud Rate
      Detect must receive a byte with the value, 55h (ASCII
      “U”, which is also the LIN/J2602 bus Sync character), in
      order to calculate the proper bit rate. The measurement
      is taken over both a low and a high bit time in order to
      minimize any effects caused by asymmetry of the incom-
      ing signal. After a Start bit, the SPBRGx begins counting
      up, using the preselected clock source on the first rising
      edge of RXx. After eight bits on the RXx pin or the fifth
      rising edge, an accumulated value totalling the proper
      BRG period is left in the SPBRGHx:SPBRGx register
      pair. Once the 5th edge is seen (this should correspond
      to the Stop bit), the ABDEN bit is automatically cleared.
      If a rollover of the BRG occurs (an overflow from FFFFh
      to 0000h), the event is trapped by the ABDOVF status
      bit (BAUDCONx<7>). It is set in hardware by BRG roll-
      overs and can be set or cleared by the user in software.
      ABD mode remains active after rollover events and the
      ABDEN bit remains set (Figure 22-2).
      While calibrating the baud rate period, the BRG regis-
      ters are clocked at 1/8th the preconfigured clock rate.
      The BRG clock will be configured by the BRG16 and
      BRGH bits. The BRG16 bit must be set to use both
      SPBRG1 and SPBRGH1 as a 16-bit counter. This
      allows the user to verify that no carry occurred for 8-bit
      modes by checking for 00h in the SPBRGHx register.
      Refer to Table 22-5 for counter clock rates to the BRG.
      While the ABD sequence takes place, the EUSARTx
      state machine is held in Idle. The RCxIF interrupt is set
      once the fifth rising edge on RXx is detected. The value
      in the RCREGx needs to be read to clear the RCxIF
      interrupt. The contents of RCREGx should be
      discarded.
      TABLE 22-5:
      BRG COUNTER
      CLOCK RATES
      22.2.3.1
      ABD and EUSARTx Transmission
      Since the BRG clock is reversed during ABD acquisi-
      tion, the EUSARTx transmitter cannot be used during
      ABD. This means that whenever the ABDEN bit is set,
      TXREGx cannot be written to. Users should also
      ensure that ABDEN does not become set during a
      transmit sequence. Failing to do this may result in
      unpredictable EUSARTx operation.
      Note 1:
      If the WUE bit is set with the ABDEN bit,
      Auto-Baud Rate Detection will occur on
      the byte following the Break character.
      2:
      It is up to the user to determine that the
      incoming character baud rate is within the
      range of the selected BRG clock source.
      Some combinations of oscillator fre-
      quency and EUSARTx baud rates are not
      possible due to bit error rates. Overall
      system timing and communication baud
      rates must be taken into consideration
      when using the Auto-Baud Rate Detection
      feature.
      3:
      To maximize baud rate range, if that
      feature is used it is recommended that
      the BRG16 bit (BAUDCONx<3>) be set.
      BRG16
      BRGH
      BRG Counter Clock
      00
      FOSC/512
      01
      FOSC/128
      10
      FOSC/128
      11
      FOSC/32
      相關(guān)PDF資料
      PDF描述
      PIC24FJ64GA308-I/PT MCU 16BIT 64KB FLASH 80TQFP
      PIC18F66K80-I/PT MCU PIC 64KB FLASH 64TQFP
      PIC24FJ64GA104-I/ML IC PIC MCU FLASH 64KB 44-QFN
      PIC32MX250F128B-I/SP IC MCU 32BIT 128KB FLASH 28-SDIP
      PIC18F47J53-I/PT IC PIC MCU 128KB FLASH 44TQFP
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      PIC18LF66K80T-I/MR 功能描述:8位微控制器 -MCU 64KB FL 4KBRM 16MIPS 12bit ADC CTMU XLP RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
      PIC18LF66K80T-I/PT 功能描述:8位微控制器 -MCU 64KB FL 4KBRM 16MIPS 12bit ADC CTMU XLP RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
      PIC18LF6720-I/PT 功能描述:8位微控制器 -MCU 128KB 3840 RAM 52I/O RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
      PIC18LF6720-I/PT 制造商:Microchip Technology Inc 功能描述:8BIT FLASH MCU 18LF6720 TQFP64
      PIC18LF6720-I/PTC01 制造商:Microchip Technology 功能描述:MCU 8-Bit PIC18 PIC RISC 128KB Flash 1.8V/2.5V/3.3V/5V 64-Pin TQFP Tray