參數(shù)資料
型號: OR3T80-5BC600I
元件分類: FPGA
英文描述: FPGA, 484 CLBS, 58000 GATES, 80 MHz, PBGA600
封裝: BGA-600
文件頁數(shù): 22/210頁
文件大?。?/td> 2138K
代理商: OR3T80-5BC600I
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁當(dāng)前第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁
Preliminary Data Sheet, Rev. 1
ORCA Series 3 FPGAs
September 1998
118
Lucent Technologies Inc.
Timing Characteristics (continued)
Clock Timing
Notes:
Shaded values are advance information and are valid for OR3Txxx devices only.
The ECLK delays are to all of the PICs on one side of the device for middle pin input, or two sides of the device for corner pin input. The delay
includes both the input buffer delay and the clock routing to the PIC clock input.
The FCLK delays are for a fully routed clock tree that uses the ExpressCLK input into the Fast Clock network. It includes both the input buffer
delay and the clock routing to the PFU CLK input. The delay will be reduced if any of the clock branches are not used.
Notes:
Shaded values are advance information and are valid for OR3Txxx devices only.
This table represents the delay for an internally generated clock from the clock tree input in one of the four middle PICs (using pSW routing) on
any side of the device which is then distributed to the PFU/PIO clock inputs. If the clock tree input used is located at any other PIC, see the
results reported by ORCA Foundry.
This clock delay is for a fully routed clock tree that uses the general clock network. The delay will be reduced if any of the clock branches are not
used. See pin-to-pin timing in Table 55 for clock delays of clocks input on general I/O pins.
Table 51. ExpressCLK (ECLK) and Fast Clock (FCLK) Timing Characteristics
OR3Cxx Commercial: VDD = 5.0 V ± 5%, 0 °C
< TA < 70 °C; Industrial: VDD = 5.0 V ± 10%, –40 °C < TA < +85 °C.
OR3Txxx Commercial: VDD = 3.0 V to 3.6 V, 0 °C
< TA < 70 °C; Industrial: VDD = 3.0 V to 3.6 V, –40 °C < TA < +85 °C.
Device
(TJ = 85 °C, VDD = min)
Symbol
Speed
Unit
-4
-5
-6
Min
Max
Min
Max
Min
Max
Clock Shut-off Timing:
Setup from Middle ECLK (shutoff to CLK)
Hold from Middle ECLK (shutoff from CLK)
Setup from Corner ECLK (shutoff to CLK)
Hold from Corner ECLK (shutoff from CLK)
OFFM_SET
OFFM_HLD
OFFC_SET
OFFC_HLD
0.77
0.00
0.77
0.00
0.51
0.00
0.51
0.00
0.44
0.00
0.44
0.00
ns
ECLK Delay (middle pad):
OR3C/T55
OR3C/T80
OR3T125
ECLKM_DEL
2.64
2.93
TBD
1.93
2.21
TBD
1.48
1.70
TBD
ns
ECLK Delay (corner pad):
OR3C/T55
OR3C/T80
OR3T125
ECLKC_DEL
3.93
4.49
TBD
3.03
3.52
TBD
2.23
2.60
TBD
ns
FCLK Delay (middle pad):
OR3C/T55
OR3C/T80
OR3T125
FCLKM_DEL
6.18
6.75
TBD
4.85
5.27
TBD
3.83
4.12
TBD
ns
FCLK Delay (corner pad):
OR3C/T55
OR3C/T80
OR3T125
FCLKC_DEL
7.47
8.30
TBD
5.95
6.59
TBD
4.58
5.02
TBD
ns
Table 52. General-Purpose Clock Timing Characteristics (Internally Generated Clock)
OR3Cxx Commercial: VDD = 5.0 V ± 5%, 0 °C
< TA < 70 °C; Industrial: VDD = 5.0 V ± 10%, –40 °C < TA < +85 °C.
OR3Txxx Commercial: VDD = 3.0 V to 3.6 V, 0 °C
< TA < 70 °C; Industrial: VDD = 3.0 V to 3.6 V, –40 °C < TA < +85 °C.
Device
(TJ = 85 °C, VDD = min)
Symbol
Speed
Unit
-4
-5
-6
Min
Max
Min
Max
Min
Max
OR3C/T55
CLK_DEL
6.42
5.09
4.06
ns
OR3C/T80
CLK_DEL
6.92
5.43
4.31
ns
OR3T125
CLK_DEL
TBD
TBD
TBD
ns
相關(guān)PDF資料
PDF描述
OR3T80-6BC600I FPGA, 484 CLBS, 58000 GATES, 80 MHz, PBGA600
OR3T125-4PS208I FPGA, 784 CLBS, 92000 GATES, 80 MHz, PQFP208
OR3T125-4PS208 FPGA, 784 CLBS, 92000 GATES, 80 MHz, PQFP208
OR3T55-4PS208I FPGA, 324 CLBS, 40000 GATES, 80 MHz, PQFP208
OR3T55-4PS208 FPGA, 324 CLBS, 40000 GATES, 80 MHz, PQFP208
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
OR3T80-5PS208 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
OR3T80-5PS208I 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
OR3T80-5PS240 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
OR3T80-5PS240I 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
OR3T80-6BA352 制造商:AGERE 制造商全稱:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays