<ins id="jaukc"></ins>
  • <nobr id="jaukc"><sub id="jaukc"><center id="jaukc"></center></sub></nobr>
    <center id="jaukc"><div id="jaukc"></div></center>
    參數(shù)資料
    型號: OR2C15A-7S352I
    廠商: Electronic Theatre Controls, Inc.
    元件分類: FPGA
    英文描述: Field-Programmable Gate Arrays
    中文描述: 現(xiàn)場可編程門陣列
    文件頁數(shù): 10/192頁
    文件大小: 3148K
    代理商: OR2C15A-7S352I
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁當(dāng)前第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
    Data Sheet
    June 1999
    ORCA Series 2 FPGAs
    Lucent Technologies Inc.
    107
    P4
    PL9C
    PL10C
    PL11C
    PL13C
    VDD5
    I/O-VDD5
    P1
    PL9B
    PL10B
    PL11B
    PL13B
    PL16B
    I/O
    N3
    PL9A
    PL10A
    PL11A
    PL13A
    PL16A
    I/O-A8
    R2
    PL10D
    PL11D
    PL12D
    PL14D
    PL17D
    I/O-A9
    P3
    PL10C
    PL11C
    PL12C
    PL14A
    PL17A
    I/O
    R1
    PL10B
    PL11B
    PL12B
    PL15D
    PL18D
    I/O
    T2
    PL10A
    PL11A
    PL12A
    PL15A
    PL18A
    I/O-A10
    R3
    PL11D
    PL12D
    PL13D
    PL16D
    PL19D
    I/O
    T1
    PL11C
    PL12C
    PL13C
    PL16A
    PL19A
    I/O
    R4
    PL11B
    PL12B
    PL13B
    PL17D
    PL20D
    I/O
    U2
    PL11A
    PL12A
    PL13A
    PL17A
    PL20A
    I/O-A11
    T3
    PL12D
    PL13D
    PL14D
    PL18D
    PL21D
    I/O-A12
    U1
    PL13C
    PL14C
    PL18C
    PL21C
    I/O
    U4
    PL12C
    PL13B
    PL14B
    PL18B
    PL21B
    I/O
    V2
    PL13A
    PL14A
    PL18A
    PL21A
    I/O
    U3
    PL12B
    PL14D
    PL15D
    PL19D
    PL22D
    I/O
    V1
    PL12A
    PL14C
    PL15C
    PL19C
    PL22C
    I/O
    W2
    PL13D
    PL14B
    PL15B
    PL19B
    PL22B
    I/O-A13
    W1
    PL13C
    PL14A
    PL15A
    PL19A
    PL22A
    I/O
    V3
    PL13B
    PL15D
    PL16D
    PL20D
    PL23D
    I/O
    Y2
    PL13A
    PL15C
    PL16C
    PL20C
    PL23C
    I/O
    W4
    PL14D
    PL15B
    PL16B
    PL20B
    PL24D
    I/O
    Y1
    PL15A
    PL16A
    PL20A
    PL25D
    I/O
    W3
    PL14C
    PL16D
    PL17D
    PL21D
    PL25A
    I/O-A14
    AA2
    PL14B
    PL16C
    PL17C
    PL21C
    PL26C
    I/O
    Y4
    PL14A
    PL16B
    PL17B
    PL21B
    PL26B
    I/O
    AA1
    PL16A
    PL17A
    PL21A
    PL26A
    I/O
    Y3
    PL15D
    PL17D
    PL18D
    PL22D
    VDD5
    I/O-VDD5
    AB2
    PL15C
    PL17C
    PL18C
    PL22C
    PL27C
    I/O
    AB1
    PL15B
    PL17B
    PL18A
    PL22A
    PL27A
    I/O
    AA3
    PL15A
    PL17A
    PL19D
    PL23D
    PL28D
    I/O
    AC2
    PL16D
    PL18D
    PL19C
    PL23C
    PL28C
    I/O
    AB4
    PL16C
    PL18C
    PL19A
    PL23A
    PL28A
    I/O
    AC1
    PL16B
    PL18B
    PL20D
    PL24D
    PL29A
    I/O
    AB3
    PL20C
    PL24C
    PL30C
    I/O
    AD2
    PL20B
    PL24B
    PL30B
    I/O
    AC3
    PL16A
    PL18A
    PL20A
    PL24A
    PL30A
    I/O-A15
    AD1
    CCLK
    PCCLK
    CCLK
    AF2
    PB1A
    I/O-A16
    Pin Information (continued)
    Table 27. OR2C/2T10A, OR2C/2T12A, OR2C/2T15A/B, OR2C/2T26A, and OR2T40A/B 352-Pin PBGA
    Pinout (continued)
    Pin
    2C/2T10A Pad
    2C/2T12A Pad
    2C/2T15A/B Pad
    2C/2T26A Pad OR2T40A/B Pad
    Function
    Notes:
    The pins labeled I/O-VDD5 are user I/Os for the OR2CxxA and OR2TxxB series, but they are connected to VDD5 for the OR2TxxA series.
    The pins labeled VSS-ETC are the 6 x 6 array of thermal balls located at the center of the package. The balls can be attached to the ground plane
    of the board for enhanced thermal capability (see Table 29), or they can be left unconnected.
    相關(guān)PDF資料
    PDF描述
    OR2C15A-7S84 Ceramic Chip Capacitors / MIL-PRF-55681; Capacitance [nom]: 56pF; Working Voltage (Vdc)[max]: 100V; Capacitance Tolerance: +/-10%; Dielectric: Multilayer Ceramic; Temperature Coefficient: C0G (NP0); Lead Style: Surface Mount Chip; Lead Dimensions: 0805; Termination: Solder Coated SnPb; Body Dimensions: 0.080&quot; x 0.050&quot; x 0.055&quot;; Container: Bag; Features: MIL-PRF-55681: P Failure Rate
    OR2C15A-7S84I Field-Programmable Gate Arrays
    OR2C15A-7T208 Field-Programmable Gate Arrays
    OR2C15A-7T208I Field-Programmable Gate Arrays
    OR2C15A-7T240 Field-Programmable Gate Arrays
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    OR2C26A-2PS208I 制造商:Orca 功能描述:Field-Programmable Gate Array, 576 Cell, 208 Pin, Plastic, QFP
    OR2C26A3BA352I-DB 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Lattice Semiconductor Corporation 功能描述:
    OR2C26A3PS208I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 2304 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
    OR2C26A3PS208-N-DB 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Lattice Semiconductor Corporation 功能描述:
    OR2C26A3PS240I-DB 功能描述:FPGA - 現(xiàn)場可編程門陣列 2304 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256