• <var id="lldfa"></var>
  • <span id="lldfa"><tbody id="lldfa"><dfn id="lldfa"></dfn></tbody></span>
    <form id="lldfa"><delect id="lldfa"></delect></form>
      參數(shù)資料
      型號(hào): OR2C12A-5J352I
      廠商: Electronic Theatre Controls, Inc.
      元件分類: FPGA
      英文描述: Field-Programmable Gate Arrays
      中文描述: 現(xiàn)場(chǎng)可編程門陣列
      文件頁數(shù): 139/192頁
      文件大?。?/td> 3148K
      代理商: OR2C12A-5J352I
      第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁當(dāng)前第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
      50
      Lucent Technologies Inc.
      Data Sheet
      ORCA Series 2 FPGAs
      June 1999
      FPGA Configuration Modes (continued)
      Slave Serial Mode
      The slave serial mode is primarily used when multiple
      FPGAs are configured in a daisy chain. The serial
      slave serial mode is also used on the FPGA evaluation
      board which interfaces to the download cable. A device
      in the slave serial mode can be used as the lead device
      in a daisy chain. Figure 44 shows the connections for
      the slave serial configuration mode.
      The configuration data is provided into the FPGA’s DIN
      input synchronous with the configuration clock CCLK
      input. After the FPGA has loaded its configuration data,
      it retransmits the incoming configuration data on
      DOUT. CCLK is routed into all slave serial mode
      devices in parallel.
      Multiple slave FPGAs can be loaded with identical con-
      figurations simultaneously. This is done by loading the
      configuration data into the DIN inputs in parallel.
      5-4485(F)
      Figure 44. Slave Serial Configuration Schematic
      Slave Parallel Mode
      The slave parallel mode is essentially the same as the
      slave serial mode except that 8 bits of data are input on
      pins D[7:0] for each CCLK cycle. Due to 8 bits of data
      being input per CCLK cycle, the DOUT pin does not
      contain a valid bit stream for slave parallel mode. As a
      result, the lead device cannot be used in the slave
      parallel mode in a daisy-chain configuration.
      Figure 45 is a schematic of the connections for the
      slave parallel configuration mode. WR and CS0 are
      active-low chip select signals, and CS1 is an active-
      high chip select signal. These chip selects allow the
      user to configure multiple FPGAs in slave parallel
      mode using an 8-bit data bus common to all of the
      FPGAs. These chip selects can then be used to select
      the FPGA(s) to be configured with a given bit stream,
      but once an FPGA has been selected, it cannot be
      deselected until it has been completely programmed.
      5-4487(F)
      Figure 45. Slave Parallel Configuration Schematic
      MICRO-
      PROCESSOR
      OR
      DOWNLOAD
      CABLE
      M2
      M1
      M0
      HDC
      SERIES
      FPGA
      LDC
      VDD
      CCLK
      PRGM
      DOUT
      TO DAISY-
      CHAINED
      DEVICES
      DONE
      DIN
      INIT
      ORCA
      MICRO-
      PROCESSOR
      OR
      SYSTEM
      D[7:0]
      DONE
      CCLK
      CS1
      M2
      M1
      M0
      HDC
      LDC
      8
      VDD
      INIT
      PRGM
      CS0
      WR
      SERIES
      FPGA
      ORCA
      相關(guān)PDF資料
      PDF描述
      OR2C12A-5M208 Field-Programmable Gate Arrays
      OR2C12A-5M208I Ceramic Chip Capacitors / MIL-PRF-55681; Capacitance [nom]: 27pF; Working Voltage (Vdc)[max]: 100V; Capacitance Tolerance: +/-10%; Dielectric: Multilayer Ceramic; Temperature Coefficient: C0G (NP0); Lead Style: Surface Mount Chip; Lead Dimensions: 0805; Termination: Solder Coated SnPb; Body Dimensions: 0.080&quot; x 0.050&quot; x 0.055&quot;; Container: Bag; Features: MIL-PRF-55681: M Failure Rate
      OR2C12A-5T208 Field-Programmable Gate Arrays
      OR2C12A-5T208I Field-Programmable Gate Arrays
      OR2C12A-5T240 Field-Programmable Gate Arrays
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      OR2C15A3BA256I-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 1600 LUT 298 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
      OR2C15A3BA352I-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 Use ECP/EC or XP RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
      OR2C15A3M84I-D 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 1600 LUT 298 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
      OR2C15A3PS208I-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 1600 LUT 298 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
      OR2C15A3PS240I-DB 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 1600 LUT 298 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256