• <dl id="gnn6g"><span id="gnn6g"><tr id="gnn6g"></tr></span></dl>
    <pre id="gnn6g"><menuitem id="gnn6g"></menuitem></pre>
    • 參數(shù)資料
      型號(hào): OR2C06A-2S160
      廠商: Electronic Theatre Controls, Inc.
      元件分類: FPGA
      英文描述: Field-Programmable Gate Arrays
      中文描述: 現(xiàn)場(chǎng)可編程門陣列
      文件頁數(shù): 2/192頁
      文件大?。?/td> 3148K
      代理商: OR2C06A-2S160
      第1頁當(dāng)前第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁
      10
      Lucent Technologies Inc.
      Data Sheet
      ORCA Series 2 FPGAs
      June 1999
      Programmable Logic Cells (continued)
      5-2751(F).r3
      Figure 8. F5M Mode—One Six-Input Variable
      Function
      F5M Mode—One Six-Input Variable Function
      The LUT can be used to implement any function of six-
      input variables. As shown in Figure 8, five input signals
      (A[4:0]) are routed into both the A[4:0] and B[4:0] ports,
      and the C0 port is used for the sixth input. The output
      port is F1.
      Ripple Mode
      The LUT can do nibble-wide ripple functions with high-
      speed carry logic. Each QLUT has a dedicated carry-
      out net to route the carry to/from the adjacent QLUT.
      Using the internal carry circuits, fast arithmetic and
      counter functions can be implemented in one PFU.
      Similarly, each PFU has carry-in (CIN) and carry-out
      (COUT) ports for fast-carry routing between adjacent
      PFUs.
      The ripple mode is generally used in operations on two
      4-bit buses. Each QLUT has two operands and a ripple
      (generally carry) input, and provides a result and ripple
      (generally carry) output. A single bit is rippled from the
      previous QLUT and is used as input into the current
      QLUT. For QLUT0, the ripple input is from the PFU CIN
      port. The CIN data can come from either the fast-carry
      routing or the PFU input B4, or it can be tied to logic 1
      or logic 0.
      The resulting output and ripple output are calculated by
      using generate/propagate circuitry. In ripple mode, the
      two operands are input into A[3:0] and B[3:0]. The four
      result bits, one per QLUT, are F[3:0] (see Figure 9).
      The ripple output from QLUT3 can be routed to dedi-
      cated carry-out circuitry into any of four adjacent PLCs,
      or it can be placed on the O4 PFU output, or both. This
      allows the PLCs to be cascaded in the ripple mode so
      that nibble-wide ripple functions can be expanded eas-
      ily to any length.
      5-2756(F).r32
      Figure 9. Ripple Mode
      The ripple mode can be used in one of four submodes.
      The first of these is adder/subtractor mode. In this
      mode, each QLUT generates two separate outputs.
      One of the two outputs selects whether the carry-in is
      to be propagated to the carry-out of the current QLUT
      or if the carry-out needs to be generated. The result of
      this selection is placed on the carry-out signal, which is
      connected to the next QLUT or the COUT signal, if it is
      the last QLUT (QLUT3).
      The other QLUT output creates the result bit for each
      QLUT that is connected to F[3:0]. If an adder/subtractor
      is needed, the control signal to select addition or sub-
      traction is input on A4. The result bit is created in one-
      half of the QLUT from a single bit from each input bus,
      along with the ripple input bit. These inputs are also
      used to create the programmable propagate.
      QLUT3
      QLUT2
      A4
      A3
      A2
      A1
      A0
      A3
      A2
      A1
      A0
      QLUT1
      QLUT0
      B4
      B3
      B2
      B1
      B0
      B3
      B2
      B1
      B0
      C0
      F3
      F0
      F1
      QLUT3
      B3
      A3
      F3
      QLUT2
      B2
      A2
      F2
      QLUT1
      B1
      A1
      F1
      QLUT0
      B0
      A0
      F0
      CIN
      COUT
      相關(guān)PDF資料
      PDF描述
      OR2C06A-2S160I Field-Programmable Gate Arrays
      OR2C06A-2S208 Field-Programmable Gate Arrays
      OR2C06A-2S208I Field-Programmable Gate Arrays
      OR2C06A-2S240 Field-Programmable Gate Arrays
      OR2C06A-2S240I Field-Programmable Gate Arrays
      相關(guān)代理商/技術(shù)參數(shù)
      參數(shù)描述
      OR2C06A-2S160I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays
      OR2C06A-2S208 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays
      OR2C06A-2S208I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays
      OR2C06A-2S240 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays
      OR2C06A-2S240I 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Gate Arrays