收藏本站
    • 您好,
      買賣IC網(wǎng)歡迎您。
    • 請登錄
    • 免費注冊
    • 我的買賣
    • 新采購0
    • VIP會員服務(wù)
    • [北京]010-87982920
    • [深圳]0755-82701186
    • 網(wǎng)站導(dǎo)航
    發(fā)布緊急采購
    • IC現(xiàn)貨
    • IC急購
    • 電子元器件
    VIP會員服務(wù)
    • 您現(xiàn)在的位置:買賣IC網(wǎng) > PDF目錄11971 > MC9S08GT32CFBE (Freescale Semiconductor)IC MCU 32K FLASH 20MHZ 44-QFP PDF資料下載
    參數(shù)資料
    型號: MC9S08GT32CFBE
    廠商: Freescale Semiconductor
    文件頁數(shù): 47/290頁
    文件大?。?/td> 0K
    描述: IC MCU 32K FLASH 20MHZ 44-QFP
    標(biāo)準(zhǔn)包裝: 96
    系列: S08
    核心處理器: S08
    芯體尺寸: 8-位
    速度: 40MHz
    連通性: I²C,SCI,SPI
    外圍設(shè)備: LVD,POR,PWM,WDT
    輸入/輸出數(shù): 36
    程序存儲器容量: 32KB(32K x 8)
    程序存儲器類型: 閃存
    RAM 容量: 2K x 8
    電壓 - 電源 (Vcc/Vdd): 1.8 V ~ 3.6 V
    數(shù)據(jù)轉(zhuǎn)換器: A/D 8x10b
    振蕩器型: 內(nèi)部
    工作溫度: -40°C ~ 85°C
    封裝/外殼: 44-QFP
    包裝: 托盤
    配用: M68DEMO908GB60E-ND - BOARD DEMO MC9S08GB60
    M68EVB908GB60E-ND - BOARD EVAL FOR MC9S08GB60
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁當(dāng)前第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁
    Central Processor Unit (CPU)
    MC9S08GB/GT Data Sheet, Rev. 2.3
    140
    Freescale Semiconductor
    LDA #opr8i
    LDA opr8a
    LDA opr16a
    LDA oprx16,X
    LDA oprx8,X
    LDA ,X
    LDA oprx16,SP
    LDA oprx8,SP
    Load Accumulator from
    Memory
    A
    ← (M)
    0
    –
    IMM
    DIR
    EXT
    IX2
    IX1
    IX
    SP2
    SP1
    A6
    B6
    C6
    D6
    E6
    F6
    9ED6
    9EE6
    ii
    dd
    hh ll
    ee ff
    ff
    ee ff
    ff
    2
    3
    4
    3
    5
    4
    LDHX #opr16i
    LDHX opr8a
    LDHX opr16a
    LDHX ,X
    LDHX oprx16,X
    LDHX oprx8,X
    LDHX oprx8,SP
    Load Index Register (H:X)
    from Memory
    H:X
    ← (M:M + $0001)
    0
    ––
    –
    IMM
    DIR
    EXT
    IX
    IX2
    IX1
    SP1
    45
    55
    32
    9EAE
    9EBE
    9ECE
    9EFE
    jj
    kk
    dd
    hh ll
    ee ff
    ff
    3
    4
    5
    6
    5
    LDX #opr8i
    LDX opr8a
    LDX opr16a
    LDX oprx16,X
    LDX oprx8,X
    LDX ,X
    LDX oprx16,SP
    LDX oprx8,SP
    Load X (Index Register
    Low) from Memory
    X
    ← (M)
    0
    ––
    –
    IMM
    DIR
    EXT
    IX2
    IX1
    IX
    SP2
    SP1
    AE
    BE
    CE
    DE
    EE
    FE
    9EDE
    9EEE
    ii
    dd
    hh ll
    ee ff
    ff
    ee ff
    ff
    2
    3
    4
    3
    5
    4
    LSL opr8a
    LSLA
    LSLX
    LSL oprx8,X
    LSL ,X
    LSL oprx8,SP
    Logical Shift Left
    (Same as ASL)
    ––
    DIR
    INH
    IX1
    IX
    SP1
    38
    48
    58
    68
    78
    9E68
    dd
    ff
    5
    1
    5
    4
    6
    LSR opr8a
    LSRA
    LSRX
    LSR oprx8,X
    LSR ,X
    LSR oprx8,SP
    Logical Shift Right
    ––
    0
    DIR
    INH
    IX1
    IX
    SP1
    34
    44
    54
    64
    74
    9E64
    dd
    ff
    5
    1
    5
    4
    6
    MOV opr8a,opr8a
    MOV opr8a,X+
    MOV #opr8i,opr8a
    MOV ,X+,opr8a
    Move
    (M)destination ← (M)source
    H:X
    ← (H:X) + $0001 in
    IX+/DIR and DIR/IX+ Modes
    0
    ––
    –
    DIR/DIR
    DIR/IX+
    IMM/DIR
    IX+/DIR
    4E
    5E
    6E
    7E
    dd dd
    dd
    ii
    dd
    5
    4
    5
    MUL
    Unsigned multiply
    X:A
    ← (X) × (A)
    –
    0
    –––
    0 INH
    42
    5
    NEG opr8a
    NEGA
    NEGX
    NEG oprx8,X
    NEG ,X
    NEG oprx8,SP
    Negate
    (Two’s Complement)
    M
    ← – (M) = $00 – (M)
    A
    ← – (A) = $00 – (A)
    X
    ← – (X) = $00 – (X)
    M
    ← – (M) = $00 – (M)
    M
    ← – (M) = $00 – (M)
    M
    ← – (M) = $00 – (M)
    ––
    DIR
    INH
    IX1
    IX
    SP1
    30
    40
    50
    60
    70
    9E60
    dd
    ff
    5
    1
    5
    4
    6
    NOP
    No Operation
    Uses 1 Bus Cycle
    –––––– INH
    9D
    1
    NSA
    Nibble Swap
    Accumulator
    A
    ← (A[3:0]:A[7:4])
    –––––– INH
    62
    1
    ORA #opr8i
    ORA opr8a
    ORA opr16a
    ORA oprx16,X
    ORA oprx8,X
    ORA ,X
    ORA oprx16,SP
    ORA oprx8,SP
    Inclusive OR Accumulator
    and Memory
    A
    ← (A) | (M)
    0
    ––
    –
    IMM
    DIR
    EXT
    IX2
    IX1
    IX
    SP2
    SP1
    AA
    BA
    CA
    DA
    EA
    FA
    9EDA
    9EEA
    ii
    dd
    hh ll
    ee ff
    ff
    ee ff
    ff
    2
    3
    4
    3
    5
    4
    PSHA
    Push Accumulator onto
    Stack
    Push (A); SP
    ← (SP) – $0001
    ––––– –
    INH
    87
    2
    PSHH
    Push H (Index Register
    High) onto Stack
    Push (H); SP
    ← (SP) – $0001
    –––––– INH
    8B
    2
    PSHX
    Push X (Index Register
    Low) onto Stack
    Push (X); SP
    ← (SP) – $0001
    –––––– INH
    89
    2
    Table 8-1. HCS08 Instruction Set Summary (Sheet 5 of 7)
    Source
    Form
    Operation
    Description
    Effect
    on CCR
    Ad
    dress
    Mode
    Opcode
    Operand
    Bus
    Cyc
    les
    1
    VH I N Z C
    C
    b0
    b7
    0
    b0
    b7
    C
    0
    相關(guān)PDF資料
    PDF描述
    6693951-6 MTRJ SECURE JCK KIT ROS XG 250UM
    MC9S08GT16CFDE IC MCU 16K FLASH 20MHZ 48-QFN
    6693951-5 MTRJ SECURE JCK KIT AQU XG 250UM
    VE-25B-IY-F2 CONVERTER MOD DC/DC 95V 50W
    6693949-8 MTRJ SECURE JCK KT VIOLET XG
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    MC9S08GT32CFBER 功能描述:8位微控制器 -MCU 8 BIT 32K FLASH 4K RAM RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    MC9S08GT32CFD 功能描述:8位微控制器 -MCU 8 Bit 20MHz RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    MC9S08GT32CFDE 功能描述:8位微控制器 -MCU 8BIT 32K FLASH 4K RAM RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    MC9S08GT32CFDER 功能描述:8位微控制器 -MCU 8B 32K FLASH 4K RAM RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    MC9S08GT32CFU 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Microcontrollers
    發(fā)布緊急采購,3分鐘左右您將得到回復(fù)。

    采購需求

    (若只采購一條型號,填寫一行即可)

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

    發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價

    *型號 *數(shù)量 廠商 批號 封裝
    添加更多采購

    我的聯(lián)系方式

    *
    *
    *
    • VIP會員服務(wù) |
    • 廣告服務(wù) |
    • 付款方式 |
    • 聯(lián)系我們 |
    • 招聘銷售 |
    • 免責(zé)條款 |
    • 網(wǎng)站地圖

    感谢您访问我们的网站,您可能还对以下资源感兴趣:

    三级特黄60分钟在线观看,美女在线永久免费网站,边吃奶边摸下很爽视频,娇妻在厨房被朋友玩得呻吟`