參數(shù)資料
    型號: MC68LC040RC25B
    廠商: ABILIS SYSTEMS
    元件分類: 微控制器/微處理器
    英文描述: 32-BIT, 25 MHz, MICROPROCESSOR, CPGA179
    封裝: CAVITY DOWN, PGA-179
    文件頁數(shù): 318/442頁
    文件大小: 3379K
    代理商: MC68LC040RC25B
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁當(dāng)前第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁
    MOTOROLA
    M68040 USER’S MANUAL
    B-9
    MC68EC040 REV2.3 (01/31/2000)
    RSTO are reset at the completion of the RESET instruction. An RSTI signal that is asserted
    to the processor during execution of a RESET instruction immediately resets the processor
    and causes RSTO to negate. RTSO can be logically ANDed with the external signal driving
    RTSI to derive a system reset signal that is asserted for both an external processor reset
    and execution of a RESET instruction.
    B.5 EXCEPTION PROCESSING
    The MC68EC040 provides ve different stack frames for exception processing and allows
    for a MC68040-specic stack frame. Refer to Section 8 Exception Processing for details
    on exception processing.
    B.5.1 Unimplemented Floating-Point Instructions and Exceptions
    All legal MC68040 and MC68881/MC68882 oating-point instructions are dened as unim-
    plemented oating-point instructions on the MC68EC040. These instructions generate an
    eight-word stack frame (format $4) during exception processing before taking an F-line
    exception. These instructions trap as an F-line exception and can be emulated in software
    by the F-line exception handler to maintain user-object-code compatibility.
    The MC68EC040 assists the emulation process by distinguishing unimplemented oat-
    ing-point instructions from other unimplemented F-line instructions. To aid emulation, the
    effective address is calculated and saved in the format $4 stack frame. This simplies and
    speeds up the emulation process by eliminating the need for the emulation routine to deter-
    mine the effective address and by providing information required to emulate the instruction
    on the exception stack frame in the supervisor address space. However, the oating-point
    instruction can reside in user space; therefore, the oating-point unimplemented exception
    handler may need to access user instruction space. The following processing steps occur
    for an unimplemented oating-point instruction:
    1. When an unimplemented floating-point instruction is encountered, the instruction is
    partially decoded, and the effective address is calculated, if required.
    2. The processor waits for all previous integer instructions, write-backs, and associated
    exception processing to complete before beginning exception processing for the un-
    implemented floating-point instruction. Any access error that occurs in completing the
    write-backs causes an access error exception, and the resulting stack frame indicates
    a pending unimplemented floating-point instruction exception. The access error ex-
    ception handler then completes the write-backs in software, and exception processing
    for the unimplemented floating-point instruction exception begins immediately after re-
    turn from the access error handler.
    3. The processor begins exception processing for the unimplemented floating-point in-
    struction by making an internal copy of the current SR. The processor then enters the
    supervisor mode and clears the trace bits (T1 and T0). It creates a format $4 stack
    frame and saves the internal copy of the SR, PC, vector offset, calculated effective ad-
    dress, and PC value of the faulted instruction in the stack frame.
    The effective address field of the format $4 stack frame contains the calculated effec-
    tive address of the operand for the faulted floating-point instruction using the address-
    ing mode in which the effective address is calculated. For immediate and register
    F
    re
    e
    sc
    a
    le
    S
    e
    m
    ic
    o
    n
    d
    u
    c
    to
    r,
    I
    Freescale Semiconductor, Inc.
    For More Information On This Product,
    Go to: www.freescale.com
    n
    c
    ..
    .
    相關(guān)PDF資料
    PDF描述
    MC68LC040FE25B 32-BIT, 25 MHz, MICROPROCESSOR, PQFP184
    MC68EC040FE20B 32-BIT, 20 MHz, MICROPROCESSOR, PQFP184
    MC68EC040FE33B 32-BIT, 33 MHz, MICROPROCESSOR, PQFP184
    MC68EC040RC25B 32-BIT, 25 MHz, MICROPROCESSOR, CPGA179
    MC68LC040FE20B 32-BIT, 20 MHz, MICROPROCESSOR, PQFP184
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    MC68LC040RC33A 功能描述:微處理器 - MPU 32B W/ CACHE MMU RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
    MC68LC040RC40A 功能描述:微處理器 - MPU 32B W/ CACHE MMU RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
    MC68LC060BRC66 功能描述:微處理器 - MPU 32B W/ CACHE MMU RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
    MC68LC060RC50 功能描述:微處理器 - MPU 32B W/ CACHE MMU RoHS:否 制造商:Atmel 處理器系列:SAMA5D31 核心:ARM Cortex A5 數(shù)據(jù)總線寬度:32 bit 最大時鐘頻率:536 MHz 程序存儲器大小:32 KB 數(shù)據(jù) RAM 大小:128 KB 接口類型:CAN, Ethernet, LIN, SPI,TWI, UART, USB 工作電源電壓:1.8 V to 3.3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-324
    MC68LC060RC50 制造商:Freescale Semiconductor 功能描述:Microprocessor