<button id="je0bw"><thead id="je0bw"><strike id="je0bw"></strike></thead></button>
  • 參數(shù)資料
    型號(hào): MC68HC11E0MB2
    廠商: MOTOROLA INC
    元件分類: 微控制器/微處理器
    英文描述: Microcontrollers
    中文描述: 8-BIT, MROM, 2 MHz, MICROCONTROLLER, PDIP56
    封裝: SDIP-56
    文件頁數(shù): 86/268頁
    文件大小: 3696K
    代理商: MC68HC11E0MB2
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁當(dāng)前第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁
    Central Processor Unit (CPU)
    Data Sheet
    M68HC11E Family — Rev. 5
    86
    Central Processor Unit (CPU)
    For More Information On This Product,
    Go to: www.freescale.com
    MOTOROLA
    RORA
    Rotate Right A
    A
    INH
    46
    2
    RORB
    Rotate Right B
    B
    INH
    56
    2
    RTI
    Return from
    Interrupt
    Return from
    Subroutine
    Subtract B from
    A
    Subtract with
    Carry from A
    See Figure 3–2
    INH
    3B
    12
    RTS
    See Figure 3–2
    INH
    39
    5
    SBA
    A – B
    A
    INH
    10
    2
    SBCA (opr)
    A – M – C
    A
    A
    A
    A
    A
    A
    B
    B
    B
    B
    B
    IMM
    DIR
    EXT
    IND,X
    IND,Y
    IMM
    DIR
    EXT
    IND,X
    IND,Y
    INH
    INH
    82
    92
    B2
    A2
    A2
    C2
    D2
    F2
    E2
    E2
    0D
    0F
    18
    ii
    dd
    hh ll
    ff
    ff
    ii
    dd
    hh ll
    ff
    ff
    2
    3
    4
    4
    5
    2
    3
    4
    4
    5
    2
    2
    SBCB (opr)
    Subtract with
    Carry from B
    B – M – C
    B
    18
    SEC
    SEI
    Set Carry
    Set Interrupt
    Mask
    Set Overflow
    Flag
    Store
    Accumulator
    A
    1
    C
    1
    I
    1
    1
    SEV
    1
    V
    INH
    0B
    2
    1
    STAA (opr)
    A
    M
    A
    A
    A
    A
    B
    B
    B
    B
    DIR
    EXT
    IND,X
    IND,Y
    DIR
    EXT
    IND,X
    IND,Y
    DIR
    EXT
    IND,X
    IND,Y
    INH
    97
    B7
    A7
    A7
    D7
    F7
    E7
    E7
    DD
    FD
    ED
    ED
    CF
    18
    dd
    hh ll
    ff
    ff
    dd
    hh ll
    ff
    ff
    dd
    hh ll
    ff
    ff
    3
    4
    4
    5
    3
    4
    4
    5
    4
    5
    5
    6
    2
    0
    STAB (opr)
    Store
    Accumulator
    B
    B
    M
    18
    0
    STD (opr)
    Store
    Accumulator
    D
    A
    M, B
    M + 1
    18
    0
    STOP
    Stop Internal
    Clocks
    Store Stack
    Pointer
    STS (opr)
    SP
    M : M + 1
    DIR
    EXT
    IND,X
    IND,Y
    DIR
    EXT
    IND,X
    IND,Y
    DIR
    EXT
    IND,X
    IND,Y
    IMM
    DIR
    EXT
    IND,X
    IND,Y
    IMM
    DIR
    EXT
    IND,X
    IND,Y
    IMM
    DIR
    EXT
    IND,X
    IND,Y
    9F
    BF
    AF
    AF
    DF
    FF
    EF
    EF
    DF
    FF
    EF
    EF
    80
    90
    B0
    A0
    A0
    C0
    D0
    F0
    E0
    E0
    83
    93
    B3
    A3
    A3
    18
    dd
    hh ll
    ff
    ff
    dd
    hh ll
    ff
    ff
    dd
    hh ll
    ff
    ff
    ii
    dd
    hh ll
    ff
    ff
    ii
    dd
    hh ll
    ff
    ff
    jj kk
    dd
    hh ll
    ff
    ff
    4
    5
    5
    6
    4
    5
    5
    6
    5
    6
    6
    6
    2
    3
    4
    4
    5
    2
    3
    4
    4
    5
    4
    5
    6
    6
    7
    0
    STX (opr)
    Store Index
    Register X
    IX
    M : M + 1
    CD
    18
    18
    1A
    18
    0
    STY (opr)
    Store Index
    Register Y
    IY
    M : M + 1
    0
    SUBA (opr)
    Subtract
    Memory from
    A
    A – M
    A
    A
    A
    A
    A
    A
    A
    A
    A
    A
    A
    18
    SUBB (opr)
    Subtract
    Memory from
    B
    B – M
    B
    18
    SUBD (opr)
    Subtract
    Memory from
    D
    D – M : M + 1
    D
    18
    Table 4-2. Instruction Set (Sheet 6 of 7)
    Mnemonic
    Operation
    Description
    Addressing
    Mode
    Instruction
    Operand
    Condition Codes
    H
    I
    Opcode
    Cycles
    S
    X
    N
    Z
    V
    C
    C
    b7
    b0
    C
    b7
    b0
    F
    Freescale Semiconductor, Inc.
    n
    .
    相關(guān)PDF資料
    PDF描述
    MC68HC11E0MFN2 Microcontrollers
    MC68HC11E0VB2 Microcontrollers
    MC68HC811E2FN2 Microcontrollers
    MC68HC11E0VFN2 Microcontrollers
    MC68L11E20FN2 Microcontrollers
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    MC68HC11E0MFN2 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Microcontrollers
    MC68HC11E0MFNE2 功能描述:8位微控制器 -MCU 8B MCU 512RAM COP A/D RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時(shí)鐘頻率:50 MHz 程序存儲(chǔ)器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    MC68HC11E0VB2 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:8-channel, 8-bit analog-to-digital (A/D) converter
    MC68HC11E0VFN2 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Microcontrollers
    MC68HC11E0VFU2 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:8-channel, 8-bit analog-to-digital (A/D) converter