參數(shù)資料
型號: MC13211R2
廠商: FREESCALE SEMICONDUCTOR INC
元件分類: 微控制器/微處理器
英文描述: SPECIALTY MICROPROCESSOR CIRCUIT, PBGA71
封裝: 9 X 9 MM, 1 MM HEIGHT, LGA-71
文件頁數(shù): 20/372頁
文件大小: 3946K
代理商: MC13211R2
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁當(dāng)前第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁
Modem SPI Register Descriptions
MC1321x Reference Manual, Rev. 1.6
5-16
Freescale Semiconductor
5.14
GPIO_Dir - Register 0B
The GPIO_Dir Register 0B contains control bits for GPIO1 through GPIO7 that configure the data
direction of each GPIO as well as a control field that sets the output drive strength of GPIO1 through
GPIO4. Each GPIO bit has a corresponding bit to set the GPIO as an output and a separate corresponding
bit to set the GPIO as an input. If both enable bits are set simultaneously for a given GPIO, the GPIO is
configured as an input (input setting wins). During a hardware reset on RST, all the GPIO are tristated and
the GPIO default to inputs.
Register 0B
0x0B
BIT
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
0
gpi
o12
34_d
rv[1:0]
gpio
7_o
en
gpio
6_o
en
gpio
5_o
en
gpio
4_o
en
gpio
3_o
en
gpio
2_o
en
gpio
1_o
en
gpio
7_i
en
gpio
6_i
en
gpio
5_i
en
gpio
4_i
en
gpio
3_i
en
gpio
2_i
en
gpio
1_i
en
TYPE
r/w
r/w r/w r/w r/w r/w r/w r/w r/w r/w r/w
r/w
RESET
0
1
0x007F
Table 5-14. Register 0B Description
Name
Description
Operation
Bits 15-14
gpio1234_drv[1:0]— These bits select output drive strength for
GPIO1 through GPIO4.
00 (default) = lowest drive strength;
11 = highest drive strength.
Bit 13
gpio7_oen— This bit configures GPIO7 as an output.
1 = GPIO7 enabled as output.
0 = GPIO7 disabled as output.
Bit 12
gpio6_oen— This bit configures GPIO6 as an output.
1 = GPIO6 enabled as output.
0 = GPIO6 disabled as output.
Bit 11
gpio5_oen— This bit configures GPIO5 as an output.
1 = GPIO5 enabled as output.
0 = GPIO5 disabled as output.
Bit 10
gpio4_oen— This bit configures GPIO4 as an output.
1 = GPIO4 enabled as output.
0 = GPIO4 disabled as output.
Bit 9
gpio3_oen— This bit configures GPIO3 as an output.
1 = GPIO3 enabled as output.
0 = GPIO3 disabled as output.
Bit 8
gpio2_oen— This bit configures GPIO2 as an output.
1 = GPIO2 enabled as output.
0 = GPIO2 disabled as output.
Bit 7
gpio1_oen— This bit configures GPIO1 as an output.
1 = GPIO1 enabled as output.
0 = GPIO1 disabled as output.
Bit 6
gpio7_ien— This bit configures GPIO7 as an input.
1 = GPIO7 enabled as input.
0 = GPIO7 disabled as input.
Bit 5
gpio6_ien— This bit configures GPIO6 as an input.
1 = GPIO6 enabled as input.
0 = GPIO6 disabled as input.
相關(guān)PDF資料
PDF描述
MC141556P UNIVERSAL SERIAL BUS CONTROLLER, PDIP28
MC143120B1DWR2 1 CHANNEL(S), 1.25M bps, LOCAL AREA NETWORK CONTROLLER, PDSO32
MC143120FE2DW 1 CHANNEL(S), 1.25M bps, LOCAL AREA NETWORK CONTROLLER, PDSO32
MC143150FU 1 CHANNEL(S), 1.25M bps, LOCAL AREA NETWORK CONTROLLER, PQFP64
MC143120DW 1 CHANNEL(S), 1.25M bps, LOCAL AREA NETWORK CONTROLLER, PDSO32
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC13212 功能描述:射頻收發(fā)器 TOROWEAP IC 32K RoHS:否 制造商:Atmel 頻率范圍:2322 MHz to 2527 MHz 最大數(shù)據(jù)速率:2000 Kbps 調(diào)制格式:OQPSK 輸出功率:4 dBm 類型: 工作電源電壓:1.8 V to 3.6 V 最大工作溫度:+ 85 C 接口類型:SPI 封裝 / 箱體:QFN-32 封裝:Tray
MC13212R2 功能描述:射頻收發(fā)器 SIP 802.15.4 2.4GHZ 32KB RoHS:否 制造商:Atmel 頻率范圍:2322 MHz to 2527 MHz 最大數(shù)據(jù)速率:2000 Kbps 調(diào)制格式:OQPSK 輸出功率:4 dBm 類型: 工作電源電壓:1.8 V to 3.6 V 最大工作溫度:+ 85 C 接口類型:SPI 封裝 / 箱體:QFN-32 封裝:Tray
MC13213 功能描述:射頻收發(fā)器 TOROWEAP IC 60K RoHS:否 制造商:Atmel 頻率范圍:2322 MHz to 2527 MHz 最大數(shù)據(jù)速率:2000 Kbps 調(diào)制格式:OQPSK 輸出功率:4 dBm 類型: 工作電源電壓:1.8 V to 3.6 V 最大工作溫度:+ 85 C 接口類型:SPI 封裝 / 箱體:QFN-32 封裝:Tray
MC13213R2 功能描述:射頻收發(fā)器 TOROWEAP IC 60K RoHS:否 制造商:Atmel 頻率范圍:2322 MHz to 2527 MHz 最大數(shù)據(jù)速率:2000 Kbps 調(diào)制格式:OQPSK 輸出功率:4 dBm 類型: 工作電源電壓:1.8 V to 3.6 V 最大工作溫度:+ 85 C 接口類型:SPI 封裝 / 箱體:QFN-32 封裝:Tray
MC13214 功能描述:射頻收發(fā)器 TOROWEAP IC FIGURE8 RoHS:否 制造商:Atmel 頻率范圍:2322 MHz to 2527 MHz 最大數(shù)據(jù)速率:2000 Kbps 調(diào)制格式:OQPSK 輸出功率:4 dBm 類型: 工作電源電壓:1.8 V to 3.6 V 最大工作溫度:+ 85 C 接口類型:SPI 封裝 / 箱體:QFN-32 封裝:Tray