tPL1 Power level 1 delay (Note 2) 4.0 (5.0) 4.0 (5.0) 4.0 (5.0) 4.0 (5.0" />
| 型號: | M5LV-128/104-10VI |
| 廠商: | Lattice Semiconductor Corporation |
| 文件頁數: | 17/42頁 |
| 文件大小: | 0K |
| 描述: | IC CPLD 128MC 104I/O 144TQFP |
| 標準包裝: | 60 |
| 系列: | MACH® 5 |
| 可編程類型: | 系統(tǒng)內可編程 |
| 最大延遲時間 tpd(1): | 10.0ns |
| 電壓電源 - 內部: | 3 V ~ 3.6 V |
| 宏單元數: | 128 |
| 輸入/輸出數: | 104 |
| 工作溫度: | -40°C ~ 85°C |
| 安裝類型: | 表面貼裝 |
| 封裝/外殼: | 144-LQFP |
| 供應商設備封裝: | 144-TQFP(20x20) |
| 包裝: | 托盤 |
相關PDF資料 |
PDF描述 |
|---|---|
| VE-B4P-CY-F2 | CONVERTER MOD DC/DC 13.8V 50W |
| GEC10DRXN | CONN EDGECARD 20POS DIP .100 SLD |
| HIP1013CB | IC CTRLR HOTPLUG DUAL 14-SOIC |
| 172-E15-202R001 | CONN DB15 FEMALE SLD CUP TIN |
| VE-B4P-CY-F1 | CONVERTER MOD DC/DC 13.8V 50W |
相關代理商/技術參數 |
參數描述 |
|---|---|
| M5LV-256/104-10AC | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:Fifth Generation MACH Architecture |
| M5LV-256/104-10AI | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:Fifth Generation MACH Architecture |
| M5LV-256/104-10HC | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:Fifth Generation MACH Architecture |
| M5LV-256/104-10HI | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:Fifth Generation MACH Architecture |
| M5LV-256/104-10VC | 功能描述:CPLD - 復雜可編程邏輯器件 PROGRAM HI DENSITY CPLD RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100 |