Figure 3-17. Configuration from PROGRAMN Timing Figure 3-18. Wake-Up T" />
參數(shù)資料
型號: LFEC33E-3F672C
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 125/163頁
文件大?。?/td> 0K
描述: IC FPGA 32.8KLUTS 496I/O 672-BGA
標準包裝: 40
系列: EC
邏輯元件/單元數(shù): 32800
RAM 位總計: 434176
輸入/輸出數(shù): 496
電源電壓: 1.14 V ~ 1.26 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 672-BBGA
供應商設備封裝: 672-FPBGA(27x27)
其它名稱: 220-1235
3-28
DC and Switching Characteristics
LatticeECP/EC Family Data Sheet
Figure 3-17. Configuration from PROGRAMN Timing
Figure 3-18. Wake-Up Timing
Figure 3-19. sysCONFIG SPI Port Sequence
CCLK
DONE
PROGRAMN
CFG[2:0]
t
PRGMRJ
Valid
INITN
t
SUCFG
t
HCFG
1. The CFG pins are normally static (hard wired)
t
DPPINIT
t
DINITD
t
DINIT
t
IODISS
USER I/O
CCLK
DONE
PROGRAMN
USER I/O
INITN
t
IOENSS
Wake-Up
t
MWC
VCC
tICFG
tCSCCLK
tSOE
tSOCDO
tCSPID
tCSSPI
tCFGX
tDINIT
tDPPINIT
PROGRAMN
DONE
INITN
CSSPIN
CCLK
SISPI/BUSY
D7/SPID0
D7
D5 D4 D3 D2 D1 D0
D6
XXX
Valid Bitstream
Clock 127
Clock 128
0
1
2
3
4
5
6
7
0
tPRGM
Capture
CFGx
Capture
OPCODE
tDINITD
相關(guān)PDF資料
PDF描述
GBA14DTKT CONN EDGECARD 28POS DIP .125 SLD
GBM06DRXI CONN EDGECARD 12POS DIP .156 SLD
NCP1086D2T-33R4 IC REG LDO 3.3V 1.5A D2PAK-3
GBM10DRXH CONN EDGECARD 20POS DIP .156 SLD
CS8182YDFR8 IC REG LDO ADJ .2A 8SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LFEC33E-3F672I 功能描述:FPGA - 現(xiàn)場可編程門陣列 32.8K LUTs 496 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風格:SMD/SMT 封裝 / 箱體:FBGA-256
LFEC33E-3F900C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet
LFEC33E-3F900I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet
LFEC33E-3FN256C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet
LFEC33E-3FN256I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:LatticeECP/EC Family Data Sheet