參數(shù)資料
型號(hào): IspLSI2032E-200LJ44
廠商: Lattice Semiconductor Corporation
英文描述: In-System Programmable SuperFAST High Density PLD
中文描述: 在系統(tǒng)可編程超快高密度可編程邏輯器件
文件頁數(shù): 8/14頁
文件大?。?/td> 173K
代理商: ISPLSI2032E-200LJ44
Specifications
ispLSI 2032E
8
Internal Timing Parameters
1
t
io
t
din
GRP
1. Internal Timing Parameters are not tested and are for reference only.
2. Refer to Timing Model in this data sheet for further details.
3. The XOR adjacent path can only be used by hard macros.
Table 2-0036B/2032E
Inputs
UNITS
-135
MIN.
-110
MIN.
MAX.
MAX.
DESCRIPTION
#
2
PARAMETER
20 Input Buffer Delay
21 Dedicated Input Delay
1.7
3.4
ns
ns
t
grp
GLB
t
4ptbpc
t
4ptbpr
22 GRP Delay
1.7
ns
t
1ptxor
t
20ptxor
t
xoradj
t
gbp
t
gsu
t
gh
t
gco
t
gro
t
ptre
t
ptoe
t
ptck
ORP
t
orp
t
orpbp
Outputs
25 1 Product Term/XOR Path Delay
26 20 Product Term/XOR Path Delay
27 XOR Adjacent Path Delay
28 GLB Register Bypass Delay
6.2
6.8
7.5
0.1
ns
ns
ns
ns
29 GLB Register Setup Time before Clock
30 GLB Register Hold Time after Clock
0.5
4.0
ns
ns
31 GLB Register Clock to Output Delay
0.6
ns
3
32 GLB Register Reset to Output Delay
33 GLB Product Term Reset to Register Delay
34 GLB Product Term Output Enable to I/O Cell Delay
35 GLB Product Term Clock Delay
1.8
5.9
7.1
7.0
ns
ns
ns
ns
4.0
t
ob
t
sl
t
oen
t
odis
t
goe
Clocks
38 Output Buffer Delay
39 Output Slew Limited Delay Adder
1.2
10.0
ns
ns
1.1
2.4
1.3
23 4 Product Term Bypass Path Delay (Combinatorial)
24 4 Product Term Bypass Path Delay (Registered)
4.9
4.8
ns
ns
5.0
5.1
5.6
0.0
3.6
3.6
0.3
3.0
0.7
1.1
4.4
6.4
5.2
2.9
36 ORP Delay
37 ORP Bypass Delay
1.5
0.5
ns
ns
1.3
0.3
1.2
10.0
40 I/O Cell OE to Output Enabled
41 I/O Cell OE to Output Disabled
42 Global Output Enable
4.0
4.0
3.0
ns
ns
ns
3.2
3.2
2.8
t
gy0
t
gy1/2
Global Reset
43 Clock Delay, Y0 to Global GLB Clock Line (Ref. clock)
44 Clock Delay, Y1 or Y2 to Global GLB Clock Line
2.3
2.3
3.2
3.2
3.2
3.2
ns
ns
2.3
2.3
t
gr
45 Global Reset to GLB
9.0
ns
6.4
相關(guān)PDF資料
PDF描述
ISPLSI2032E-200LT44 In-System Programmable SuperFAST⑩ High Density PLD
IspLSI2032E-200LT44 In-System Programmable SuperFAST High Density PLD
ISPLSI2032E-200LT48 100V P-Channel QFET
IspLSI2032E-200LT48 In-System Programmable SuperFAST High Density PLD
ISPLSI2032E In-System Programmable SuperFAST⑩ High Density PLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI2032E-200LT44 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable SuperFAST High Density PLD
ispLSI2032E-200LT48 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2032E-225LJ44 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2032E-225LT44 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2032E-225LT48 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100