參數(shù)資料
型號: IspLSI2032E-180LT44
廠商: Lattice Semiconductor Corporation
英文描述: In-System Programmable SuperFAST High Density PLD
中文描述: 在系統(tǒng)可編程超快高密度可編程邏輯器件
文件頁數(shù): 5/14頁
文件大?。?/td> 173K
代理商: ISPLSI2032E-180LT44
Specifications
ispLSI 2032E
5
U-
NN
7.0
7.0
3.5
3.5
External Timing Parameters
Over Recommended Operating Conditions
t
pd1
t
pd2
f
max
f
max (Ext.)
f
max (Tog.)
t
su1
t
co1
t
h1
t
su2
t
co2
t
h2
t
r1
t
rw1
t
ptoeen
t
ptoedis
t
goeen
t
goedis
t
wh
t
wl
UNITS
-200
MIN.
200
TEST
COND.
1. Unless noted otherwise, all parameters use a GRP load of four GLBs, 20 PTXOR path, ORP and Y0 clock.
2. Refer to Timing Model in this data sheet for further details.
3. Standard 16-bit counter using GRP feedback.
4. Reference Switching Test Conditions section.
Table 2-0030A/2032E
1
1
( )
-180
MIN.
180
MAX.
3.5
5.5
MAX.
5.0
7.5
DESCRIPTION
#
2
4
PARAMETER
A
A
A
1
2
3
Data Prop. Delay, 4PT Bypass, ORP Bypass
Data Prop. Delay
Clk Frequency with Int. Feedback
3
ns
ns
MHz
A
4
5
6
7
8
Clk Frequency with Ext. Feedback
Clk Frequency, Max. Toggle
GLB Reg. Setup Time before Clk, 4 PT Bypass
GLB Reg. Clk to Output Delay, ORP Bypass
GLB Reg. Hold Time after Clk, 4 PT Bypass
MHz
MHz
ns
ns
ns
0.0
A
B
C
B
C
9
GLB Reg. Setup Time before Clk
10 GLB Reg. Clk to Output Delay
11 GLB Reg. Hold Time after Clk
12 Ext. Reset Pin to Output Delay, ORP Bypass
13 Ext. Reset Pulse Duration
14 Input to Output Enable
15 Input to Output Disable
16 Global OE Output Enable
17 Global OE Output Disable
0.0
3.5
ns
ns
ns
ns
ns
ns
ns
ns
ns
18 Ext. Synch. Clk Pulse Duration, High
19 Ext. Synch. Clk Pulse Duration, Low
2.0
2.0
ns
ns
167
250
2.5
2.5
3.5
5.0
-225
MIN. MAX.
225
3.5
5.5
0.0
3.5
0.0
3.5
2.0
2.0
167
250
2.5
2.5
3.5
5.0
7.0
7.0
3.5
3.5
125
200
3.0
0.0
4.0
0.0
4.0
2.5
2.5
4.0
4.5
6.5
10.0
10.0
5.0
5.0
相關(guān)PDF資料
PDF描述
ISPLSI2032E-225LJ44 Solderless Terminal RoHS Compliant: Yes
IspLSI2032E-225LJ44 In-System Programmable SuperFAST High Density PLD
ISPLSI2032E-225LT44 In-System Programmable SuperFAST⑩ High Density PLD
IspLSI2032E-225LT44 In-System Programmable SuperFAST High Density PLD
IspLSI2032E-225LT48 In-System Programmable SuperFAST High Density PLD
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI2032E-180LT48 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2032E-200LJ44 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable SuperFAST High Density PLD
ISPLSI2032E-200LT44 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable SuperFAST High Density PLD
ispLSI2032E-200LT48 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI2032E-225LJ44 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100