Specifications ispLSI 1032E USE ispLSI 1032EA FOR NEW DESIGNS Internal Timing Parameters1
參數(shù)資料
型號(hào): ISPLSI 1032E-70LTN
廠(chǎng)商: Lattice Semiconductor Corporation
文件頁(yè)數(shù): 17/17頁(yè)
文件大?。?/td> 0K
描述: IC PLD ISP 64I/O 15NS 100TQFP
標(biāo)準(zhǔn)包裝: 90
系列: ispLSI® 1000E
可編程類(lèi)型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 15.0ns
電壓電源 - 內(nèi)部: 4.75 V ~ 5.25 V
邏輯元件/邏輯塊數(shù)目: 32
門(mén)數(shù): 6000
輸入/輸出數(shù): 64
工作溫度: 0°C ~ 70°C
安裝類(lèi)型: 表面貼裝
封裝/外殼: 100-LQFP
供應(yīng)商設(shè)備封裝: 100-TQFP(14x14)
包裝: 托盤(pán)
其它名稱(chēng): 220-1595
ISPLSI 1032E-70LTN-ND
ISPLSI1032E-70LTN
9
Specifications ispLSI 1032E
USE
ispLSI
1032EA
FOR
NEW
DESIGNS
Internal Timing Parameters1
tob
1. Internal Timing Parameters are not tested and are for reference only.
Table 2-0037A/1032E
Outputs
UNITS
-100
MIN.
MAX.
DESCRIPTION
#
PARAM.
49 Output Buffer Delay
ns
toen
51 I/O Cell OE to Output Enabled
ns
tgy0
54 Clk Delay, Y0 to Global GLB Clk Line (Ref. clk)
ns
Global Reset
Clocks
tgr
59 Global Reset to GLB and I/O Registers
ns
todis
52 I/O Cell OE to Output Disabled
ns
tgy1/2
55 Clk Delay, Y1 or Y2 to Global GLB Clk Line
ns
tgcp
56 Clk Delay, Clock GLB to Global GLB Clk Line
ns
tioy2/3
57 Clk Delay, Y2 or Y3 to I/O Cell Global Clk Line
ns
tiocp
58 Clk Delay, Clk GLB to I/O Cell Global Clk Line
ns
tgoe
53 Global OE
ns
tsl
50 Output Buffer Delay, Slew Limited Adder
ns
-125
1.5
1.5
0.8
0.0
0.8
2.0
5.1
1.5
4.3
5.1
1.5
1.8
0.0
1.8
3.9
10.0
1.4
1.4
0.8
0.0
0.8
1.3
4.3
1.4
2.8
4.3
1.4
1.8
0.0
1.8
2.7
9.9
相關(guān)PDF資料
PDF描述
HSC30DRYS-S93 CONN EDGECARD 60POS DIP .100 SLD
EPM7160SLI84-10 IC MAX 7000 CPLD 160 84-PLCC
LC-R0612P BATTERY VRLA 6V 12.0AH
HMM36DSES CONN EDGECARD 72POS .156 EYELET
LTC1645CS IC CTRLR SEQ HOTSWAP DUAL 14SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ispLSI1032E-70LTN 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1032E70LTNI 制造商:LATTICE 制造商全稱(chēng):Lattice Semiconductor 功能描述:In-System Programmable High Density PLD
ispLSI1032E-70LTNI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1032E80LJ 制造商:未知廠(chǎng)家 制造商全稱(chēng):未知廠(chǎng)家 功能描述:Electrically-Erasable Complex PLD
ISPLSI1032E-80LJ 制造商:LATTICE 制造商全稱(chēng):Lattice Semiconductor 功能描述:High-Density Programmable Logic