Specifications ispLSI 1016 7 Internal Timing Parameters1 ns MIN. MAX. DESCRIPTION PARAMETER UNIT" />
參數(shù)資料
型號(hào): ISPLSI 1016-60LJ
廠商: Lattice Semiconductor Corporation
文件頁(yè)數(shù): 16/17頁(yè)
文件大?。?/td> 0K
描述: IC PLD ISP 32I/O 20NS 44PLCC
標(biāo)準(zhǔn)包裝: 26
系列: ispLSI® 1000
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 20.0ns
電壓電源 - 內(nèi)部: 4.75 V ~ 5.25 V
邏輯元件/邏輯塊數(shù)目: 16
門數(shù): 2000
輸入/輸出數(shù): 32
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 44-LCC(J 形引線)
供應(yīng)商設(shè)備封裝: 44-PLCC(16.58x16.58)
包裝: 管件
其它名稱: ISPLSI1016-60LJ
Specifications ispLSI 1016
7
Internal Timing Parameters1
ns
MIN. MAX.
DESCRIPTION
PARAMETER
UNITS
-90
Inputs
tiobp
tiolat
tiosu
tioh
tioco
tior
tdin
GRP
tgrp1
tgrp4
tgrp8
tgrp12
tgrp16
GLB
t4ptbp
t1ptxor
t20ptxor
txoradj
tgbp
tgsu
tgh
tgco
tgr
tptre
tptoe
tptck
ORP
torp
torpbp
#
2
20
21
22
23
24
25
26
27
28
29
30
31
33
34
35
36
37
38
39
40
41
42
43
44
45
46
I/O Register Bypass
I/O Latch Delay
I/O Register Setup Time before Clock
I/O Register Hold Time after Clock
I/O Register Clock to Out Delay
I/O Register Reset to Out Delay
Dedicated Input Delay
GRP Delay, 1 GLB Load
GRP Delay, 4 GLB Loads
GRP Delay, 8 GLB Loads
GRP Delay, 12 GLB Loads
GRP Delay, 16 GLB Loads
4 Product Term Bypass Path Delay
1 Product Term/XOR Path Delay
20 Product Term/XOR Path Delay
XOR Adjacent Path Delay3
GLB Register Bypass Delay
GLB Register Setup Time before Clock
GLB Register Hold Time after Clock
GLB Register Clock to Output Delay
GLB Register Reset to Output Delay
GLB Product Term Reset to Register Delay
GLB Product Term Output Enable to I/O Cell Delay
GLB Product Term Clock Delay
ORP Delay
ORP Bypass Delay
0.8
1.7
1.7
2.1
1.7
0.6
0.8
1.5
2.1
2.8
5.3
6.1
6.6
8.2
0.5
1.6
2.1
8.2
9.0
6.2
2.0
0.4
MIN. MAX.
-110
4.1
1.8
0.3
2.9
2.8
1. Internal Timing Parameters are not tested and are for reference only.
2. Refer to Timing Model in this data sheet for further details.
3. The XOR Adjacent path can only be used by Hard Macros.
4.5
2.0
1.0
3.5
3.5
1.0
2.0
2.0
2.5
2.0
0.7
1.0
1.8
2.6
3.4
6.5
7.0
8.0
9.5
0.5
1.5
2.5
10.0
9.0
7.5
2.5
0.5
ALL
DEVICES
DISCONTINUED
相關(guān)PDF資料
PDF描述
GMA43DTMT CONN EDGECARD 86POS R/A .125 SLD
ATF1508BE-7AU100 IC CPLD 128MC 1.8V ISP 100TQFP
GSA43DTBT CONN EDGECARD 86POS R/A .125 SLD
M4A3-96/48-10VC IC CPLD ISP 4A 96MC 100TQFP
5145427-5 SEC-Z CONN ASSY 60 QUAD POS LF
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ispLSI1016-60LJ 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ispLSI1016-60LJI 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ispLSI1016-60LT 制造商:Lattice Semiconductor Corporation 功能描述:COMPLEX-EEPLD, 64-CELL, 25NS PROP DELAY, 44 Pin, Plastic, QFP
ispLSI1016-60LT44 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ispLSI1016-60LT44I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100