參數(shù)資料
型號: IDT5T9891NLI
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 29/37頁
文件大?。?/td> 0K
描述: IC CLK DRIVER 2.5V PLL 68-VFQFPN
產品變化通告: Product Discontinuation 05/Jan/2011
標準包裝: 168
類型: PLL 時鐘驅動器
PLL: 帶旁路
輸入: eHSTL,HSTL,LVPECL,LVTTL
輸出: eHSTL,HSTL,LVTTL
電路數(shù): 1
比率 - 輸入:輸出: 2:10
差分 - 輸入:輸出: 是/是
頻率 - 最大: 250MHz
除法器/乘法器: 是/無
電源電壓: 2.3 V ~ 2.7 V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 68-VFQFN 裸露焊盤
供應商設備封裝: 68-VFQFPN(10x10)
包裝: 托盤
其它名稱: 5T9891NLI
35
INDUSTRIALTEMPERATURERANGE
IDT5T9891
EEPROMPROGRAMMABLE2.5VPROGRAMMABLESKEWPLLDIFFERENTIAL
JTAG
AC ELECTRICAL CHARACTERISTICS
Symbol
Parameter
Min.
Max.
Units
tTCLK
JTAG Clock Input Period
100
ns
tTCLKHIGH
JTAG Clock HIGH
40
ns
tTCLKLOW
JTAG Clock Low
40
ns
tTCLKRISE
JTAG Clock Rise Time
5(1)
ns
tTCLKFALL
JTAG Clock Fall Time
5(1)
ns
tRST
JTAG Reset
50
ns
tRSR
JTAG Reset Recovery
50
ns
NOTE:
1. Guaranteed by design.
Standard JTAG Timing
NOTE:
t1 = tTCLKLOW
t2 = tTCLKHIGH
t3 = tTCLKFALL
t4 = tTCLKRISE
t5 = tRST (reset pulse width)
t6 = tRSR (reset recovery)
TCLK
TDI/TMS
TDO
TRST
tTCLK
t1
t2
t3
t4
t5
t6
tDS
tDH
tDO
TDO
SYSTEMINTERFACEPARAMETERS
Symbol
Parameter
Min.
Max.
Units
tDO
DataOutput(1)
—20
ns
tDOH
Data Output Hold(1)
0—
ns
tDS
Data Input, tRISE = 3ns
10
ns
tDH
Data Input, tFALL = 3ns
10
ns
NOTE:
1. 50pF loading on external output signals.
PROGRAMMINGNOTES
OncetheIDT5T9891hasbeenprogrammedeitherwithaProgWriteorProgRestoreinstruction,thedevicewillattempttoachievephaselockusingthenew
PLLconfiguration. IfthereisavalifREFandFBinputclockconnectedtothedevice,anditdoesnotachievelock,theusershouldissueaProgReadinstruction
to confirm that the PLL configuration data is valid.
Onpower-upandbeforetheautomaticProgRestoreinstructionhascompleted,theinternalprogrammingregisterswillcontainthevalueof'0'forallbits95:0.
ThePLLwillremainattheminimumfrequencyandwillnotachievephaselockuntilaftertheautomaticrestoreiscompleted. Iftheoutputsareenabledbythe
nSOE pins, the outputs will toggle at the minimum frequency. If the outputs are disabled by the nSOE pins, and the OMODE pin is set high, the nQ[1:0] and
QFB are stopped HIGH, while QFB is stopped LOW.
相關PDF資料
PDF描述
IDT5T9891NLGI8 IC CLK DRIVER 2.5V PLL 68-VFQFPN
SY10ELT28KI IC TRANSLATOR 5V 8-MSOP
IDT5T9891NLGI IC CLK DRIVER 2.5V PLL 68-VFQFPN
D38999/26FD15BB CONN HSG PLUG 15POS STRGHT SCKT
IDT5T9890NLI IC CLK DRIVER 2.5V PLL 68-VFQFPN
相關代理商/技術參數(shù)
參數(shù)描述
IDT5T9891NLI8 功能描述:IC CLK DRIVER 2.5V PLL 68-VFQFPN RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標準包裝:39 系列:- 類型:* PLL:帶旁路 輸入:時鐘 輸出:時鐘 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 頻率 - 最大:170MHz 除法器/乘法器:無/無 電源電壓:2.375 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類型:* 封裝/外殼:* 供應商設備封裝:* 包裝:*
IDT5T989X-982X-M1 功能描述:KIT FOR 5T989X-982X RoHS:否 類別:編程器,開發(fā)系統(tǒng) >> 評估演示板和套件 系列:- 標準包裝:1 系列:- 主要目的:電信,線路接口單元(LIU) 嵌入式:- 已用 IC / 零件:IDT82V2081 主要屬性:T1/J1/E1 LIU 次要屬性:- 已供物品:板,電源,線纜,CD 其它名稱:82EBV2081
IDT5T9950APFGI 功能描述:IC CLK BUFFER/DVR 1:10 32TQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:TurboClock™ II JR 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應商設備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
IDT5T9950APFGI8 功能描述:IC CLK BUFFER/DVR 1:10 32TQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:TurboClock™ II JR 標準包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應商設備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
IDT5T9950PFGI 功能描述:IC CLK BUFFER/DVR 1:10 32TQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:TurboClock™ II JR 標準包裝:2,000 系列:- 類型:PLL 頻率合成器 PLL:是 輸入:晶體 輸出:時鐘 電路數(shù):1 比率 - 輸入:輸出:1:1 差分 - 輸入:輸出:無/無 頻率 - 最大:1GHz 除法器/乘法器:是/無 電源電壓:4.5 V ~ 5.5 V 工作溫度:-20°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-LSSOP(0.175",4.40mm 寬) 供應商設備封裝:16-SSOP 包裝:帶卷 (TR) 其它名稱:NJW1504V-TE1-NDNJW1504V-TE1TR