參數(shù)資料
型號: ICS85214AGLFT
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 15/15頁
文件大小: 0K
描述: IC CLOCK BUFFER MUX 2:5 20-TSSOP
標(biāo)準(zhǔn)包裝: 2,500
系列: HiPerClockS™
類型: 扇出緩沖器(分配),多路復(fù)用器
電路數(shù): 1
比率 - 輸入:輸出: 2:5
差分 - 輸入:輸出: 是/是
輸入: HCSL,LVCMOS,LVDS,LVHSTL,LVPECL,LVTTL,SSTL
輸出: HSTL
頻率 - 最大: 700MHz
電源電壓: 3.135 V ~ 3.465 V
工作溫度: 0°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 20-TSSOP(0.173",4.40mm 寬)
供應(yīng)商設(shè)備封裝: 20-TSSOP
包裝: 帶卷 (TR)
其它名稱: 85214AGLFT
ICS85214
LOW SKEW, 1-TO-5, DIFFERENTIAL-TO-HSTL FANOUT BUFFER
IDT / ICS HSTL FANOUT BUFFER
9
ICS85214AG REV. B FEBRUARY 25, 2008
Recommendations for Unused Input and Output Pins
Inputs:
LVCMOS Control Pins
All control pins have internal pull-ups or pull-downs; additional
resistance is not required but can be added for additional
protection. A 1k
resistor can be used.
CLK/CLK INPUTS
For applications not requiring the use of the differential input, both
CLK and CLK can be left floating. Though not required, but for
additional protection, a 1k
resistor can be tied from CLK0 to
ground.
CLK INPUT
For applications not requiring the use of a clock input, it can be left
floating. Though not required, but for additional protection, a 1k
resistor can be tied from the CLK input to ground.
Outputs:
HSTL Outputs
All unused HSTL outputs can be left floating. We recommend that
there is no trace attached. Both sides of the differential output pair
should either be left floating or terminated.
Schematic Example
Figure 4 shows a schematic example of the ICS85214. In this
example, the input is driven by an IDT HiPerClockS HSTL driver.
The decoupling capacitors should be physically located near the
power pin. For ICS85214, the unused clock outputs can be left
floating.
Figure 4. ICS85214 HSTL Buffer Schematic Example
Zo = 50 Ohm
R9
50
R11
1K
U1
ICS85214
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
20
19
18
17
Q0
nQ0
Q1
nQ1
Q2
nQ2
Q3
nQ3
Q4
nQ4
GND
CLK_SEL
nc
nCLK
CLK
SCLK
VDDO
nCLK_EN
VDD
nc
3.3V
Zo = 50 Ohm
R1
50
C2
0.1u
Zo = 50
R4
50
R7
50
LVHSTL Driver
R12
1K
R10
50
R3
50
Zo = 50
C1
0.1u
1.8V
Zo = 50
+
-
+
-
Zo = 50
+
-
R8
50
Zo = 50
1.8V
R2
50
相關(guān)PDF資料
PDF描述
ICS85222AM-01LF IC CLK BUFFER DVR TRANSLA 8-SOIC
ICS85222AM-02LF IC CLK BUFFER TRANSLA 1:2 8-SOIC
ICS85222AMLF IC CLK BUFFER DVR TRANSLA 8-SOIC
ICS8523AGI-03LN IC CLOCK BUFFER MUX 2:4 20-TSSOP
ICS8524AYLF IC CLK BUFFER MUX 2:22 64-ETQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS8521AYI-03LN 功能描述:IC CLOCK BUFFER MUX 2:9 32-LQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅(qū)動器 系列:HiPerClockS™ 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ICS8521AYI-03LNT 功能描述:IC CLOCK BUFFER MUX 2:9 32-LQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅(qū)動器 系列:HiPerClockS™ 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ICS8521BY 制造商:ICS 功能描述:
ICS8521BYILF 功能描述:IC CLOCK BUFFER MUX 2:9 32-LQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅(qū)動器 系列:HiPerClockS™ 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ICS8521BYILFT 功能描述:IC CLOCK BUFFER MUX 2:9 32-LQFP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘緩沖器,驅(qū)動器 系列:HiPerClockS™ 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件